资源描述:
《逻辑电平知识》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、逻辑电平简介逻辑电平有:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVDS、GTL、BTL、ETL、GTLP;RS232、RS422、RS485等.常用逻辑系列器件TTL:Transistor-TransistorLogicCMOS:ComplementaryMetalOxideSemicondutorLVTTL:LowVoltageTTLLVCMOS:LowVoltageCMOSECL:EmitterCoupledLogic,PECL:Pseudo/PositiveEmitterCoupledLogicLVDS:LowVoltage
2、DifferentialSignalingGTL:GunningTransceiverLogicBTL:BackplaneTransceiverLogicETL:enhancedtransceiverlogicGTLP:GunningTransceiverLogicPlusTI的逻辑器件系列有:74、74HC、74AC、74LVC、74LVT等S-SchottkyLogicLS-Low-PowerSchottkyLogicCD4000-CMOSLogic4000AS-AdvancedSchottkyLogic74F-FastLogicALS-Advanc
3、edLow-PowerSchottkyLogicHC/HCT-High-SpeedCMOSLogicBCT-BiCMOSTechnologyAC/ACT-AdvancedCMOSLogicFCT-FastCMOSTechnologyABT-AdvancedBiCMOSTechnologyLVT-Low-VoltageBiCMOSTechnologyLVC-LowVoltageCMOSTechnologyLV-Low-VoltageCBT-CrossbarTechnologyALVC-AdvancedLow-VoltageCMOSTechnologyAHC
4、/AHCT-AdvancedHigh-SpeedCMOSCBTLV-Low-VoltageCrossbarTechnologyALVT-AdvancedLow-VoltageBiCMOSTechnologyAVC-AdvancedVery-Low-VoltageCMOSLogicTTL器件和CMOS器件的逻辑电平:逻辑电平的一些概念要了解逻辑电平的内容,首先要知道以下几个概念的含义:1:输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平.2:输入低电平(Vil):保证逻辑门的输入为低电平
5、时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平.3:输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh.4:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol.5:阀值电平(Vt):数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平.它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>Vih,输入
6、低电平Vih>Vt>Vil>Vol.6:Ioh:逻辑门输出为高电平时的负载电流(为拉电流).7:Iol:逻辑门输出为低电平时的负载电流(为灌电流).8:Iih:逻辑门输入为高电平时的电流(为灌电流).9:Iil:逻辑门输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门.开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极
7、开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合适.对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件:(1):RL<(VCC-Voh)/(n*Ioh+m*Iih)(2):RL>(VCC-Vol)/(Iol+m*Iil)其中n:线与的开路门数;m:被驱动的输入端数.:常用的逻辑电平·逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等.·其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5VTTL和5VCMOS)、3.3V系列,2.5V系
8、列和1.8V系列.·5VTTL和5VCMOS逻辑电平是通用的逻辑电平.·3.3V