毕业论文基于fpga的16位寄存器设计说明书

毕业论文基于fpga的16位寄存器设计说明书

ID:20237119

大小:1.53 MB

页数:60页

时间:2018-10-11

毕业论文基于fpga的16位寄存器设计说明书_第1页
毕业论文基于fpga的16位寄存器设计说明书_第2页
毕业论文基于fpga的16位寄存器设计说明书_第3页
毕业论文基于fpga的16位寄存器设计说明书_第4页
毕业论文基于fpga的16位寄存器设计说明书_第5页
资源描述:

《毕业论文基于fpga的16位寄存器设计说明书》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、计算机科学系2013届本科毕业设计(论文)基于FPGA的16位寄存器的设计专业计算机科学与技术姓名XXX学号xxxxxxxx指导教师XXX完成时间2013年6月6日陕西商洛独创性声明本人声明所呈交的论文是我个人在导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注和致谢的地方外,论文中不包括其他人已经发表或撰写过的研究成果,也不包含为获得商洛学院或其他教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示了谢意。学位论文作者签名:_________________日期:___________

2、______关于论文使用授权的说明本人完全了解商洛学院有关保留、使用学位论文的规定,即:学校有权保留送交论文的复印件,允许论文被查阅和借阅;学校可以公布论文的全部或部分内容,可以采用影印、缩印或其他复制手段保存论文。□公开□保密(____年____月)(保密的学位论文在解密后应遵守此协议)签名:导师签名:日期:商洛学院学位论文基于FPGA的16位寄存器的设计摘要:随着社会的发展,科学技术也在不断的进步。特别是计算机产业,可以说是日新月异,寄存器作为计算机的一个重要部件,移位寄存器更是如此,从先前的只能做简单的左移或右移功能的寄存器到现在广泛应用的具有寄存代码、实现

3、数据的串行-并行转换、数据运算和数据处理功能的移位寄存器。移位寄存器正在向着功能强,体积小,重量轻等方向不断发展。系统使用EDA技术设计了具有移位功能的寄存器,采用硬件描述语言VHDL进行设计,然后进行编程和调试,再进行时序仿真等,在QuartusⅡ工具软件环境下,采用自顶向下的设计方法。本设计根据移位寄存器的功能设计了三种不同的寄存器:双向移位寄存器、串入串出(SISO)移位寄存器、串入并出(SIPO)移位寄存器。整个设计过程简单,使用方便。功能齐全,精度高,具有一定的开发价值。关键词:EDA;VHDL;移位寄存器3商洛学院学位论文Designof16bitre

4、gisterbasedonFPGAAbstrsct:Withthesocialdevelopment,scienceandtechnologyareconstantlyprogress.Particularlythecomputerindustry,itcanbesaidischanging,theregisterasanimportantcomponentofacomputer,especiallyashiftregister,canonlybedonefromtheprevioussimplefunctionregisterstheleftorrighttoa

5、registerisnowwidelyappliedcode,dataserial-parallelconversion,datacomputinganddataprocessingfunctionsoftheshiftregister.Shiftregisteristowardstrongfunction,smallsize,lightweightanddirectionofcontinuousdevelopment.SystemusesEDAtechnologydesignedwithshiftregisterfunction,usinghardwaredes

6、criptionlanguageVHDLdesign,andprogramminganddebugging,re-timingsimulation,etc.,inQuartusⅡsoftwaretoolenvironment,usingthetop-downdesignapproach.Thedesignofthefunctionaldesignoftheshiftregisterthreedifferentregisters:bidirectionalshiftregister,thestringintothestringout(SISO)shiftregist

7、er,thestringintoandout(SIPO)shiftregister.Throughoutthedesignprocessissimple,easytouse.Full-featured,highprecision,hasacertainvaluefordevelopment.Keywords:EDA;VHDL;shiftregister3商洛学院学位论文目录第一章绪论11.1课题目的11.2课题的内容11.3课题的意义21.4论文结构2第二章技术背景42.1EDA简介42.2FPGA概述52.2.1FPGA开发编程原理62.2.2FPGA基本结构6

8、2.2.3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。