数字逻辑和设计基础 期末复习题new

数字逻辑和设计基础 期末复习题new

ID:18622750

大小:1.39 MB

页数:7页

时间:2018-09-20

数字逻辑和设计基础 期末复习题new_第1页
数字逻辑和设计基础 期末复习题new_第2页
数字逻辑和设计基础 期末复习题new_第3页
数字逻辑和设计基础 期末复习题new_第4页
数字逻辑和设计基础 期末复习题new_第5页
资源描述:

《数字逻辑和设计基础 期末复习题new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1、采用3-8线译码器74LS138和门电路构成的逻辑电路如图所示,请对该电路进行分析,写出输出方程,并化解为最简与-或式。(10分)1、解:分析此图,可知:F1=,F2=化简过程:由卡诺图及公式化简均可,此处略化简得:(2分)2.已知逻辑函数:,试用一片4选1数据选择器和门电路实现该逻辑函数,要求采用代数法,写出设计全过程,并画出电路图。(10分)①写出逻辑函数的表达式(2分)②写出4选1数据选择器输出端逻辑函数的表达式(2分)③令,比较和两式可得:(2分)④根据上式画出的逻辑图。(4分)五、画出下列各触发器Q端的波形:(设Q=0)(10分,每小题5

2、分)1、已知JK触发器输入信号J和K、时钟脉冲CP、异步置位端和的波形如下图所示,试画出触发器输出端Q的波形,设初始状态为0。(5分)2、下图由边沿D触发器构成的触发器电路,设其初始状态为0。输入信号如右图所示,试画出Q端的输出波形。(5分)六、小规模时序逻辑电路设计(15分)1.分析下图所示电路。(15分)要求:1)、写出驱动方程、状态方程、输出方程;2)、列出状态转换真值表,画出状态转换图;3)、说明电路的逻辑功能及启动特性。解:1.写方程式2.列状态转换真值表3.画状态转换图电路为同步模6计数器,不能自启动74LS161采用置数法实现十进制计数器

3、的逻辑图。(12分)1.由CT74LS151数据选择器和非门组成的逻辑电路如图所示,①简述数据选择器端的作用;②给出输出逻辑函数的表达式并化解为最简与或表达式。(10分)解:输出逻辑表达式为:(4分)化简得:(4分))2.采用3—8线译码器74LS138和门电路设计下列组合逻辑电路,使其输出输出逻辑函数为:,。写出设计过程,并画出最终的逻辑电路图。(12分1、逻辑图如下:F1正确(3分)、F2正确(3分)、F1逻辑图正确(2分)、F2逻辑图正确(2分)五.画出下列各触发器Q端的波形:(设Q=0)(共10分,每题5分)1、如图所示,触发器为上边沿触发的D

4、触发器,设其初始状态为0。输入信号如右图所示,试画出Q端的输出波形。(5分)2、已知JK触发器输入信号J和K、时钟脉冲CP的波形如下图所示,试画出触发器输出端Q的波形,设初始状态为0。(5分)试分析下图所示时序逻辑电路(12分)要求:(1)写出电路的输出方程、驱动方程、状态方程;(2)列出状态转移表;(3)说明电路的逻辑功能并判断该电路能否自启动。解:1)写方程式输出方程:驱动方程:状态方程:2)列状态转换真值表3)此电路为同步三进制计数器,能自启动2.采用异步清零法,使用74LS161设计一个模11的计数器,要求写出二进制代码,反馈清零函数和画出逻辑

5、电路图。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。