欢迎来到天天文库
浏览记录
ID:18337620
大小:1.01 MB
页数:58页
时间:2018-09-17
《崔战军毕业论文-0522new》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、装订线本科生毕业论文(设计)题目:基于FPGA的多功能数字钟设计学院电子信息工程学院学科门类工学专业电子科学与技术学号2004440012姓名崔战军指导教师唐予军2008年5月19日河北大学2008届本科生毕业论文(设计)基于FPGA的多功能数字钟设计摘要当前基于各种数字器件的数字钟种类繁多,对于不同的数字器件的设计方式有所不同,例如基于单片机的数字钟设计和基于CPLD的数字钟设计以及基于FPGA的数字钟设计等等。可以根据不同的设计要求如响应灵敏度等选择不同的数字器件进行合理设计。本文介绍基于FPGA的多功能数字钟设计,FPGA具有硬件实现数
2、据处理具有实时性高,可靠稳定的优点。在硬件方面主要由控制开关、消抖电路、APEX20KEFPGA和LED显示等几部分组成。在编程方面采用VerilogHDL语言实现编程,仿真环境采用MAX+PLUSⅡ软件,以实现数字计时,闹铃和定点报时等功能设计。该系统具有体积小、功耗低、价格便宜、安全可靠,维护和升级方便的优点,具有较好的应用前景。关键词:数字钟FPGAVerilogHDLMAX+PLUSⅡ河北大学2008届本科生毕业论文(设计)TheDigital(多功能)ClockBasedonFPGAABSTRACTTherearemanyoflog
3、icdeviceswhicharebasedonthedigitalclockatpresent.ThemethodsaredifferentForadifferentlogicdevicedesign.Forexample,ThedigitalclockbasedonSCN(SwitchedCircuitNetwork),ThedigitalclockbasedonCPLD(ComplexProgramableLogicDevice)andThedigitalclockbasedonFPGA(FieldProgrammableGateArr
4、ay),andsoon.Wecanchoosingadifferentlogicdevicesreasonabletodesignbasedondifferentdesignrequirementssuchassensitivity.ThisarticleintroducesthedigitalclockbasedonFPGA.FPGAwithdata-processinghardwareWithreal-timehigh,theadvantagesofreliablestability.Intermsofhardwarefromthemai
5、ncontrolswitches,circuitConsumersbuffeting,APEX20KEFPGAandtheLEDdisplay,WeusingProgrammingVerilogHDLhardwareOnthehardwaresideprogramming,andtheycandigitalhardwarelogicontime,alarmandfixed-pointdesignfeaturessuchastimekeepingKeywords:TheDigitalClockFieldProgrammableGateArray
6、VerilogHDLMAX+PLUSⅡ河北大学2008届本科生毕业论文(设计)目录一概述…………………………………………………………………11.1课题的来源、意义…………………………………………………11.2课题的研究目标、内容及方法手段……………………………………11.2.1课题的研究目标、内容………………………………………………11.2.2课题的研究方法及手段………………………………………………1二数字钟的原理及软硬件的选择…………………………………32.1系统原理………………………………………………………………32.2数字钟硬件的选择和
7、设计………………………………………………42.2.1消抖电路的设计………………………………………………………52.2.2FPGA的选择……………………………………………………………52.2.3LED显示模块的设计…………………………………………………62.2.4数字钟编译仿真软件的选择…………………………………………62.2.5数字钟编程语言的选择…………………………………………7三程序设计部分………………………………………………………83.1编译仿真波形及分析……………………………………………………83.1.1主控模块……………………………
8、…………………………………83.1.2时间模块………………………………………………………………83.1.3时间数据与时间设置………………………………………………10
此文档下载收益归作者所有