某ic设计公司的招聘面试题

某ic设计公司的招聘面试题

ID:18201270

大小:109.00 KB

页数:10页

时间:2018-09-15

某ic设计公司的招聘面试题_第1页
某ic设计公司的招聘面试题_第2页
某ic设计公司的招聘面试题_第3页
某ic设计公司的招聘面试题_第4页
某ic设计公司的招聘面试题_第5页
资源描述:

《某ic设计公司的招聘面试题》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、某IC设计公司的招聘面试题在网上看到的某IC设计公司的招聘面试题,很多和数字电路相关,大家看看会做几题,顺便考察一下自己的数字电路学的如何,能否满足出去工作的需要  1.setup和holdup时间,区别.    2.多时域设计中,如何处理信号跨时域    3.latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的    4.BLOCKINGNONBLOCKING赋值的区别    5.MOORE与MEELEY状态机的特征    6.IC设计中同步复位与异步复位的区别 

2、   7.实现N位JohnsonCounter,N=5    8.用FSM实现101101的序列检测模块[此贴子已经被作者于2004-12-111:43:02编辑过]--  作者:06003314--  发布时间:2004-11-3021:21:00--  好难啊我怎么都看不懂的.什么题啊--  作者:senor--  发布时间:2004-11-3023:29:00--  连题目都看不懂啊,看来数字电路还得好好补课--  作者:04203724--  发布时间:2004-12-19:48:00--  --  作者

3、:07202216--  发布时间:2004-12-112:49:00--  是不懂啊!--  作者:oldjun--  发布时间:2004-12-113:06:00--  没学到……好象!--  作者:senor--  发布时间:2004-12-113:25:00--  第一题很简单,任何一本数字电路书上都能找到setuptime建立时间,即触发器的时钟沿到来之前,数据端的数据稳定不变的时间holdtime保持时间,触发器的时钟沿结束后,数据端数据稳定不变的时间    第二题必须明白题目的意思,多时域就是在一个

4、大系统中的两个小系统采用了不同的时钟,这会造成数据的亚稳态(什么叫亚稳态请查看相关资料),为了避免亚稳态向后级传播必须采取一定的措施,一般有以下几种:    设前一个系统的时钟为CLK1,后一个系统的时钟为CLK2。如果CLK1的频率小于CLK2,则CLK1输出信号即CLK2的输入脉冲宽度必然在1个CLK2周期以上,附加一个触发器足够采样到稳定数据了。但如果CLK1的频率大于CLK2,则CLK1输出信号即CLK2的输入脉冲宽度不能保证在1个CLK2周期以上,所以必须要在前面的基础上再附加一个触发器,也就是2个触发

5、器才能免除亚稳态的传播。不管采用一个还是两个都会降低系统的运行速度。    当然有一种情况例外,就是附加触发器和CLK2时钟域不能满足建立和保持时间要求,但这种情况的出现本身就是一个失败的设计。    另外并不是加了附加触发器就解决两个时钟域的问题了,其实这只是解决了亚稳态的传播,并不能解决误采样的问题。    另外一种采用的比较多的方法是用FIFO或者RAM做缓存,前一个系统将数据存入,后一个系统将数据读出,这可以很好的解决多时钟域的问题,不过要牺牲一些资源。    还有一种方法是用附加高速时钟做同步处理,一般

6、加2个触发器,将原来的时钟作为数据,高速时钟做时钟,然后对触发器的输出结果做一个异或运算就OK    其他的多时域解决方法没想到。    休息一下解答后面的题目声明:我的回答不是标准答案,只是我个人的看法[此贴子已经被作者于2004-12-113:33:25编辑以文本方式查看主题-  东南大学电工电子实验中心  (http://eae.seu.edu.cn/bbs/index.asp)--  电路和数字逻辑设计  (http://eae.seu.edu.cn/bbs/list.asp?boardid=3)----

7、  某公司的招聘面试题  (http://eae.seu.edu.cn/bbs/dispbbs.asp?boardid=3&id=17)--  作者:senor--  发布时间:2004-11-2914:12:00--  某公司的招聘面试题在网上看到的某IC设计公司的招聘面试题,很多和数字电路相关,大家看看会做几题,顺便考察一下自己的数字电路学的如何,能否满足出去工作的需要  1.setup和holdup时间,区别.    2.多时域设计中,如何处理信号跨时域    3.latch与register的区别,为什么

8、现在多用register.行为级描述中latch如何产生的    4.BLOCKINGNONBLOCKING赋值的区别    5.MOORE与MEELEY状态机的特征    6.IC设计中同步复位与异步复位的区别    7.实现N位JohnsonCounter,N=5    8.用FSM实现101101的序列检测模块[此贴子已经被作者于2004-12-111:43:02编

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。