一种基于锁相环的时钟系统设计

一种基于锁相环的时钟系统设计

ID:17636926

大小:172.50 KB

页数:3页

时间:2018-09-04

一种基于锁相环的时钟系统设计_第1页
一种基于锁相环的时钟系统设计_第2页
一种基于锁相环的时钟系统设计_第3页
资源描述:

《一种基于锁相环的时钟系统设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一种基于锁相环的时钟系统设计上网时间:2003年09月13日 收藏  打印版  推荐给同仁  发送查询相关文章•浩凯微电子:正在崛起的本土新兴IP供应商(2008-03-12)•基于SMIC90nmCMOS工艺,浩凯微电子高性能时钟锁相环IP问世(2008-01-30)•浩凯推出低抖动、超宽范围的高性能时钟锁相环IP(2007-11-07)•利用片上时钟实现更高性能的全速测试(2007-08-28)•德州仪器发布一系列可编程的1:4锁相环时钟发生器(2007-07-18)更多相关文章精品文章•中国大陆最具发展潜力的10家IC设计公司•完美变身展望未

2、来,恩智浦高管谈2008战略•2007年十大模拟混合信号IC和数字IC评选•数字融合机遇与挑战并存,中国和印度将成掌握其命运的“操盘手”?•纪念岑英权博士更多精品文章本文介绍了一种基于CMOS工艺的高性能处理器时钟系统设计,设计频率为200MHz,VCO的相位噪声为-110dBC/Hz@100kHz。作者详细分析了锁相环路的结构及组成,并介绍了消除噪声的设计方法。锁相环广泛应用于时钟系统设计中,其中包括相位同步以及时钟倍频等应用。通常,当芯片工作频率高于一定频率时,就需要消除由于芯片内时钟驱动所引起的片内时钟与片外时钟间的相位差,嵌入在芯片内部的P

3、LL可以消除这种时钟延时。此外,很多芯片控制链逻辑需要占空比为50%的时钟,因此需要一个2倍于此的时钟源,集成在芯片内部的PLL可以将外部时钟合成为此时钟源。系统集成PLL可以从内部触发,比从外部触发更快且更准确,能有效地避免一些与信号完整性相关的问题。系统集成PLL的另一个显著特点是通过调节位于锁相环反馈回路中的时钟树缓冲区中的参数,锁相环能够产生相对于参考输入时钟频率不同倍率的内核时钟,这种调节能确保芯片和外部接口电路之间快速同步和有效的数据传输。在高性能处理器时钟系统设计中,通常需要锁相环产生片上时钟。本文以一种200MHz的时钟系统设计为实

4、例介绍一种基于锁相环的时钟系统设计,其中输入参考频率是25MHz,相位噪声为-100dBc/Hz@100kHz,压控振荡器增益为380MHz/V,工作电压为5V。仿真和测试结果表明该设计能满足系统要求。环路结构以锁相环为基础的时钟产生结构如图1所示:外部25MHz的参考时钟信号或总线时钟(BusCLK)先进入到一个接收缓冲器,在进入鉴频鉴相器(PFD)之前要经过一个分频器,分频系数为M1,得到图1中φi,然后与从分频器M6来的内部反馈信号Фo在PFD中比较,得到误差信号Фe,它将作为电荷泵以及滤波网络的输入,用以控制压控振荡器(VCO)。VCO的输

5、出先经过M3分频,再通过缓冲以后产生系统的主时钟PClk。同时,主时钟在进入分频器M6之前先通过H树形时钟分布网络,最后返回鉴相器,这样就形成了整个反馈回路。从平衡的角度来看,PFD的两个输入必须在频率和相位上保持一致,因此所得到的芯片内核时钟和输入的总线时钟的比值fpclk/fbus必须与M6/M1相等。通过改变M6以及M1的值,可以得到输入时钟频率的整数倍或者分数倍值。由于芯片要求时钟不能出现漂移,所以输出时钟占空比以及系统的相位调整能力必须对环境以及工艺参数变化不敏感。VCO的输出也可以切换到分频器M5上,得到的输出可作为二级高速缓存(L2)

6、的时钟。同理,fvco=M3×fpclk=M5×fL2CLK,二级缓存的输出频率也可以通过调整M3以及M1来得到理想的值。环路构成分析整个环路中包括鉴相器、滤波器、压控振荡器、分频器、共模抑制和锁定检测等模块,以下介绍主要模块的结构:1.鉴相器数字鉴频鉴相器产生的输出信号能够表达频率及相位相对超前或者滞后信息,然后送到电荷泵。复位信号到达以后,θi的每一个上升沿都触发“UP”信号,直到θo的一个上升沿到达,这样就结束UP的置位状态转入系统复位状态。同样,如果θo上升沿先于θi到达,“DOWN”被置位,直到θi的一个上升沿到达,继而转入复位状态。除非

7、两个输入相位以及频率非常接近,即进入所谓的“鉴相死区”,一般脉冲的宽度正比于两个输入之间的相差大小。鉴相器结构如图2所示。2.压控振荡器压控振荡器是锁相环中关键部件,在实际应用中有很多种结构,图3是一种常用的结构。其中D延迟单元是整个环路的关键部件,选择单元M负责选择不同的数据通道。从图3中可以看出,整个压控振荡器是建立在一个带有内部延迟单元的环形振荡器基础上。与灌电流型以及电流调制型压控振荡器相比较,此类差分环形振荡器非常广泛地用在芯片时钟发生电路中,同时内嵌延时单元的压控振荡器有相对较低的VCO增益,所以非常适合于差分控制以及信号路径上电路的实

8、现。实验表明,具有低增益内嵌延时单元的振荡器的“抖动”明显比高增益环小很多,因为在低增益结构中噪声很容易解耦。振荡器内嵌延

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。