基于vhdl卷积码编解码器的设计说明书

基于vhdl卷积码编解码器的设计说明书

ID:1592045

大小:634.00 KB

页数:36页

时间:2017-11-12

基于vhdl卷积码编解码器的设计说明书_第1页
基于vhdl卷积码编解码器的设计说明书_第2页
基于vhdl卷积码编解码器的设计说明书_第3页
基于vhdl卷积码编解码器的设计说明书_第4页
基于vhdl卷积码编解码器的设计说明书_第5页
资源描述:

《基于vhdl卷积码编解码器的设计说明书》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、基于VHDL的卷积码编解码器的设计长沙理工大学《通信电路EDA》课程项目报告系别水利计通系专业通信工程班级通信1003班指导教师项目组组长学号项目组成员学号项目组成员学号项目组成员学号完成日期2012年11月14日1基于VHDL的卷积码编解码器的设计目录1引言31.1项目背景32卷积码编解码器的结构概述42.1卷积码编码器的结构42.2卷积译码器的结构43卷积码编解码器的VHDL设计53.1VHDL设计的优点与设计方法53.2卷积码编码器的VHDL实现53.2.1卷积编码器顶层建模的VHDL描述53.2.2用MAX+PLUSⅡ编译后生成的

2、编码器图形符号73.2.3卷积编码器VHDL仿真波形73.3卷积码解码器的VHDL实现73.3.1卷积解码器顶层建模的VHDL描述73.3.2用MAX+PLUSⅡ编译后生成的解码器图形符号93.3.3卷积解码器VHDL仿真波形94参考文献95后记1016基于VHDL的卷积码编解码器的设计基于VHDL的卷积码编解码器的设计1引言1.1项目背景现代数字通信有两个基本的理论基础,即信息论和纠错编码理论,它们几乎是同时在第二次世界大战结束后不久诞生的。前者首先由Shannon以他的不朽名著“通信的数学理论”为标志建立起来的,而后者则以Hammin

3、g的经典著作“纠错和检错编码”为代表。Shannon信息论主要讨论信息的度量,以及对于信息表示和信息传输的基本限制。信道编码定理告诉我们,只要信息传输速率小于信道容量,则信息传输可以以任何小的错误概率进行。但是,Shannon信息论并没有告诉我们如何去实现这一点。Hanmming提出的纠错编码理论正是为了解决这个问题。科学技术的发展使人类跨入了高度发展的信息化时代。在政治、军事、经济等各个领域,信息的重要性不言而喻,有关信息理论的研究正越来越受到重视。20世纪50年代信息论在学术界引起了巨大的反响。20世纪60年代信道编码技术有了较大进展

4、,成为信息论的又一重要分支。信道编码技术把代数方法引入到纠错码的研究,使分组码技术的发展到了高峰,找到了大量可纠正多个错误的码,而且提出了可实现的译码方法。20世纪70年代卷积码和概率译码有了重大突破,提出了序列译码和Viterbi译码方法,并被美国卫星通信系统采用。信道编码器的作用是在信源编码器输出的代码组上有目的地增加一些监督码元,使之具有检错或纠错能力。信道译码器具有检错或纠错的功能,它能将落在其检错或纠错范围内的错传码元检测出来并加以纠正,以提高传输消息的可靠性。1955年埃里斯(Elias)最早提出的卷积码使信道编码既简单又具有

5、高性能。1967年维特比16基于VHDL的卷积码编解码器的设计(Viterbi)提出了最大似然译码,它对存储器级数较小的卷积码的译码很容易实现,人们后来称它为维特比算法或维特比译码,并被广泛地应用于现代科技中。2卷积码编解码器的结构概述2.1卷积码编码器的结构通常把卷积码记为:(n,k,N),其编码效率为k/n,N称为约束长度。(n,k,N)卷积码可用k个输入、n个输出、输入存储为N的线性有限状态移位寄存器及模2加法计数器电路来实现。卷积码的编码方法有两类:图解法和解析表示。图解法包括:树图、状态图、网格图。解析法包括:离散卷积法、生成矩

6、阵法、多项式乘积法。本项目设计的编码器选择了多项式乘积法,其结构如图1所示。图1卷积编码器结构2.2卷积译码器的结构16基于VHDL的卷积码编解码器的设计卷积码的解码方法主要有两种:代数译码和概率译码。代数译码是根据卷积码的本身编码结构进行译码,译码时不考虑信道的统计特性。概率译码在计算时要考虑信道的统计特性。大数逻辑解码器是代数解码最主要的解码方法,它既可用于纠正随机错误,又可用于纠正突发错误。本项目所选系统卷积码的大数逻辑解码器如图2所示。图2卷积解码器3卷积码编解码器的VHDL设计3.1VHDL设计的优点与设计方法VHDL语言采用自

7、上至下和基于库的设计方法,其突出的优点是具有多层次描述系统硬件功能的能力,可以从系统的数学模型直到门级电路。本设计所用VHDL设计平台是Altera的MAX+PLUSⅡ软件。MAX+PLUSⅡ它支持VHDL语言文本文件,原理图,以及波形与EDIF等格式的文件作为设计输入,并支持这些文件的任意混合设计;具有门级仿真器,可以进行功能仿真和时序仿真,能够产生精确的仿真结果。3.2卷积码编码器的VHDL实现3.2.1卷积编码器顶层建模的VHDL描述libraryieee;useieee.std_logic_1164.all;entityencod

8、eris16基于VHDL的卷积码编解码器的设计port(clk:instd_logic;clr:instd_logic;data_in:instd_logic;--待编码信元输入端c0,c1,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。