eda数字密码锁的设计

eda数字密码锁的设计

ID:15737172

大小:178.00 KB

页数:13页

时间:2018-08-05

eda数字密码锁的设计_第1页
eda数字密码锁的设计_第2页
eda数字密码锁的设计_第3页
eda数字密码锁的设计_第4页
eda数字密码锁的设计_第5页
资源描述:

《eda数字密码锁的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、目录第一章概要1.1背景简介1.2设计要求:第二章设计思路2.1端口定义2.2总体结构2.3设计方案第三章单元电路设计3.1简述3.2密码锁输入电路的设计3.3密码控制电路的设计3.3.1VHDL源程序3.3.2仿真波形3.4密码显示电路的设计3.4.1密码锁显示电路设计简介3.4.2VHDL程序第四章整体组装4.1VHDL源程序或原理图4.2整体仿真波形第五章设计体会13第一章概要1.1背景简介:数字密码锁随着电子工业的发展,数字电子技术已经深入到了人们生活的各个层面,而且各种各样的电子产品也正在日新月异地向着高精尖

2、技术发展。由于电子产品的功能不断增加,使用也越来越方便,有些产品已经成为了人们日常生活中不可缺少的必备物品。发展历史悠久的机械式门锁,因其功能单一,安全性能较差等缺点,必将被新一代的电子门锁所代替。新颖的多功能电子门锁,集电子门锁、防盗报警器,门铃等功能于一身,而且还具有定时器呼唤,断电自动报知,显示屋内有无人和自动留言等诸多附加功能。在未来的生活中,数字密码锁必将在学领域再创新的成绩,将给我们的生活带来更大的便利,前景不可估量。1.2设计要求(1).具有密码输入功能;(2).设计一个密码锁的控制电路,当输入正确代码时

3、,输出开锁信号以推动执行机构工作,用红灯亮、绿灯熄灭表示关锁,用绿灯亮、红灯熄灭表示开锁;(3).从第一个按钮触动后的5秒内若未将锁打开,则电路自动复位并进入自锁状态,使之无法再打开,并由扬声器发出持续20秒的报警信号。第二章设计思路2.1端口定义:输入:采样时钟clk;译码输入data[3..0];13输出:七段数码管驱动q[6..0];数值译码q1[3..0].按键指示key.2.2总体结构:(1)显示器(2)VHDL程序输入(3)FPGA芯片扬声器2.3设计方案密码锁控制器是硬件测试密码锁控制器是硬件与软件的结合

4、。根据设计要求,决定以FPGA芯片和VHDL语言设计此电子密码锁。用一片FPGA芯片实现,从而大大简化了系统结构,降低了成本,提高了系统的保密性和可靠性。这种设计不仅简化了系统结构,降低了成本,更提高了系统的可靠性和保密性。另外,采用可编程逻辑器件开发的数字系统,方便地升级和改进。根据系统的设计要求,系统设计采用自顶向下的设计方法。顶层设计采用原理图的设计方式和系统的整体组装,分别由密码锁输入模块、密码锁控制模块和密码锁显示译码模块等部分组成。即按照这三个组成模块定义相应的芯片引脚和输入输出的参数。第三章单元电路设计3

5、.1简述:密码锁的内部结构及主要功能密码锁的内部结构即密码锁控制器由密码锁主体部分和外部指示电路组成。其中密码锁主要作用是接收输入的密码并进行密码的验证操作;外部指示电路的主要作用是用LED数码管显示输入的密码以及根据密码验证的结果给出不同的LED指示灯和数码管显示;当连续输入三次次错误密码时,启动报警装置,报警装置则采用扬声器。密码锁控制器的主要功能有:(1)密码输入:每按下一个键,要求在数码管上显示,并依次左移。(2)密码校验:如果有按键按下,LED1亮起,直到松开该按键;用LED2指示门的状态,也就是密码校验结果

6、,如果密码校验正确,LED2亮起,否则如果密码校验错误LED2闪烁4次,然后熄灭,表明密码错误。13(3)错误报警:密码输入连续三次错误开始报警。(4)密码修改:输入密码正确后5秒内按*号键输入要设置和更改的密码,按#号键确认密码设置与更改,连续输入两次,则密码设置成功。3.2密码锁输入电路的设计密码锁输入模块由时序产生电路、键盘扫描电路、键盘译码电路和按键存储电路组成。通过这几个部分的组成可以将键盘输入的信号有时序的扫描存储而后传入控制模块来控制密码锁的动作。因此,定义键盘按键的位置和数码的关系如下表所示:扫描000

7、000010101101010111111输出信号001101010110001101010110001101010110001101010110按键号123456789*0#备注:扫描位置是CSR[1.0],键盘输出信号SEL[3.2.1.0],按键号即为键盘的位置密码锁输入电路仿真图如下:3.3密码锁控制器设计密码锁控制电路软键盘的实现,通常在一个键盘中使用了一个瞬时接触开关,微处理器可以容易地检测到闭合。当开关打开时,通过处理器的I/O口的一个上拉电阻提供逻辑1;当开关闭合时,处理器的I/O口的输入将被拉低得到逻

8、辑0。133.3.1VHDL源程序library ieee;use ieee.std_logic_1164.all;entity decoder is port(clk: in std_logic;              --译码器元件声明     data: in std_logic_vector(3 downto 0); 

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。