欢迎来到天天文库
浏览记录
ID:14876566
大小:1.30 MB
页数:16页
时间:2018-07-30
《数字电子技术课程设计报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、数字电子技术课程设计报告设计题目:LED数字频率计专业:电子信息科学与技术设计时间:2011-2012学年上学期教师评分:2011年10月27日16LED数字频率计设计一、课程设计目的(1)会运用电子技术课程所学到的理论知识,独立完成设计课题。(2)学会将单元电路组成系统电路的方法。(3)熟悉中规模集成电路和半导体显示器件的使用方法。(4)通过查阅手册和文献资料,培养独立分析和解决实际问题的能力。培养严肃认真工作作风和严谨的科学发展。二、课程设计任务设计并制作4位LED数字频率计,其示意图如下:16三、课程设计频率技术
2、要求(1)测量频率范围0~9999Hz;(2)频率显示位数:4位LED;(3)测量频率误差0.1%。四、设计方案1、频率计的相关介绍数字频率计是一种用数字显示的频率测量仪表,它不仅可以测量正弦信号、方波信号和尖脉冲信号的频率,而且还能对其他多种物理量的变化频率进行测量,诸如机械振动次数,物体转动速度,明暗变化的闪光次数,单位时间里经过传送带的产品数量等等,这些物理量的变化情况可以有关传感器先转变成周期变化的信号,然后用数字频率计测量单位时间内变化次数,再用数码显示出来。2、方案设计与论证交流电信号或脉冲信号的频率是指单
3、位时间内产生的电振动的次数或脉冲个数。用数学模型可表示为:f=Error!Nobookmarknamegiven.式中f——频率。N——电振动次数或脉冲数。t——产生N次电振动或脉冲所需要的时间。首先必须把各种被测信号通过放大整形电路,使其成为规矩的数字信号,以便于计数器计数。实现频率测量的另一必备环节是时基电路。所谓时基电路,就是产生时间标准信号的电路装置。通常要求精确稳定,所以采用1MHz或5MHz石英晶体振荡器做成标准时间信号发生器。一般计数器则采用十位计数器,N进制的计数器也就是N分频器,其N进位信号也可作为N
4、分频信号。16如图3.1.a所示为数字频率计系统原理总框图,被测量信号经过放大与整形电路传入十进制计数器,变成其所要求的信号,此时数字频率计与被测信号的频率相同,时基电路提供标准时间基准信号,此时利用所获得的基准信号来触发控制电路,进而得到一定宽度的闸门信号,当1s信号传入时,闸门开通,被测量的脉冲信号通过闸门,其计数器开始计数,当1s信号结束时闸门关闭,停止计数。根据公式得被测信号的频率f=N*Hz。逻辑控制电路数码显示器译码器锁存器计数器闸门电路放大与整形电路时基电路Fx图3.1.a数字频率计系统原理方框图逻辑控制
5、电路的一个重要的作用是在每次采样后还要封锁主控门和时基信号输入,使计数器显示的数字停留一段时间,以便观测和读取数据。简而言之,控制电路的任务就是打开主控门计数,关上主控门显示,然后清零,这个过程不断重复进行。控制电路如图3.1.b所示:图3.1.b逻辑控制电路163、方案各部分电路的工作原理(1)时基电路为了获得较为稳定的时间基准信号,以便准确的控制主控门的开启时间,其电路见图3.2.1所示:VCC图3.2.1时基电路本设计采取用555定时器组成的多谐振荡器如图3.2.1所示。接通电源后,电容被充电,当上升到时,使为低
6、电平,同时放电三极管T导通,此时电容C通过和T放电,下降。当下降到时,翻转为高电平。电容器C放电所需的时间为当放电结束时,T截止,将通过、向电容C充电,由上升到所需的时间为当上升到时,电路又翻转为低电平。如此周而复始,于是在电路的输出端,就得到一个周期性的矩形波。其振荡频率为16(2)放大整形电路为保证测量精度,在整形电路的输入端加一前置放大器。对幅值较低的被测信号经放大后再送入整形器整形。如图3.2.2为放大整形电路原理图。此电路采用晶体管3DG100与74LS00等组成,其中3DG100为放大器,可对周期信号进行放
7、大再传入整形器中对信号进行整形。(3)逻辑控制电路逻辑控制电路的作用主要是控制主控门的开启和关闭,同时也控制整机逻辑关系。本设计采用74LS123组成逻辑控制电路,先启动脉冲置成1,其余触发器置成0,然后时基电路传入脉冲,控制电路开始工作。被测信号通过闸门进入计数电路,于是计数器译码器同时工作,从而记下所测信号频率值。当控制电路转为其他状态时,闸门关闭,计数器停止工作,数码管继续显示所测频率值。直到有一次循环,计数器清零,数码管显示消失,到此为止,频率计完成一次测量。16脉冲信号可由两个单稳态触发器74LS123产生,
8、它们的脉冲宽度由电路的时间常数决定。由74LS123的功能得出,当1、触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端可获得一负脉冲,其波形关系正好满足图3.1.b所示的波形Ⅳ和Ⅴ的要求,手动复位开关S按下时,计数器清零。逻辑控制电路如图3.2.3所示:逻辑控制电路图3.2.(4)计数器为了提高计数速度,可采用同步计数器。
此文档下载收益归作者所有