电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真

电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真

ID:14825950

大小:380.50 KB

页数:12页

时间:2018-07-30

电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真_第1页
电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真_第2页
电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真_第3页
电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真_第4页
电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真_第5页
资源描述:

《电子线路实验ⅱ课程设计报告-用maxplusⅱ进行设计和仿真》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、南京信息工程大学电子线路实验Ⅱ课程设计报告电子与信息工程学院07通信工程(2)班姓名:学号:2009.6.1实验题目:用MAX+plusⅡ进行设计和仿真。11实验目的:(1)学习软件的使用方法及VHDL程序的基本语法;(2)用MAX+plusⅡ进行门电路、组合逻辑电路、触发器、可编程逻辑器件和时序电路等的仿真。实验内容:一、MAX+plusⅡ软件的设计流程1)设计输入点击新建图标弹出如图1.1所示的新建文件类型对话框。选取“TextEditorfile”使用文本设计方法,在弹出的文本编辑器中输入VHDL语言是设计代码并存盘,窗口显示如图1.

2、2.下面以一个2输入与门的设计为例来描述这一操作。图1.1先输入源代码并存盘,文本编辑框效果如图1.2所示。将此文件保存为and2.vhd。注意保存文件时一定要选择“vhd”的文件后缀,文件名必须与实体名相同。另外,保存该文件的文件夹不能用中文命令,也不能为根目录。这里是新建一个名为example的文件夹来保存and2.vhd文件的。图1.2当要打开已存盘的文件时则可点击左上角的,在弹出如图1.3所示Open对话框中“ShowinList”栏内,选中要打开的文件类型,再选中VHDL程序所在的文件夹,,在“Files:”框内选中VHDL程序名

3、,这时在“FileName”栏里将显示相应VHDL程序的文件名。点击“OK”按钮,就会弹出要打开的文件窗口。2)新建一个项目在编辑并保存VHDL程序后,准备对其编译前,一定要先将该VHDL程序所对应的文件指定为一个项目。新建一个项目的过程如下:在主菜单中选择“File”→“Project”→“Name…”,打开如图1.4所示的项目名称选择对话框。在对话框“Directories”栏中,选择项目文件所在的11文件夹,再在左边的“File”框里选中要建立项目的VHDL文件名,此时在“Project图1.3图1.4Name”框内将显示要建立项目的

4、VHDL文件名,再点击“OK”,回到初始界面。至此,指定的VHDL程序就成为当前的项目了。3)进行编译。修改错误启动编译窗口的方法是选择主菜单“MAX+plusⅡ”的“Compiler”选项,此时会弹出如图1.5所示的“Compiler”子窗口。其中“Start”是用来确定开始编译的按钮,点击“Start”按钮就会开始编译。图1.54)波形分析——仿真11波形仿真的目的是通过给定设计输入波形,观察输出波形,检查设计是否符合要求。(1)建立波形输入文件①点击新建按钮,打开新建文本对话框,选择“WaveformEditorFile(.scf)”

5、项,选择“OK”,就会出现波形编辑器窗口。②点击节点“Node”选项,在下来菜单中选择“EnterNodesfromSNF…”选项,打开如图1.6所示对话框。在图中单击“List”按钮,可在“AvailableNode&Groups”区看到设计中的输入/输出信号,单击按钮“=>”后可对这些信号进行观测。③单击“OK”按钮,可看到波形编辑窗口中加入了输入/输出节点。图1.6④从菜单“File”中选择“Save”,将波形文件保存为“and2.scf”.(2)为输入信号建立输入波形从菜单“File”中选择“EndTime…”,将框中的1.0us修

6、改为1.0ms。再在“Option”中选择“GridSize”,将100ns改为100us。再在“View”中选择“Fitinwindow”,出现合适的波形编辑窗口。要将信号“b”从0us到1000us的整个时段,设置为赋值周期为200us的方波,其步骤是;先单击“b”将其选中,再单击按钮弹出对话框后不做任何改变,单击“OK”,即可生成“b”的输入波形。如要将信号“a”在100us~300us和700us~900us时间段设置为‘1’,其他时间都为‘0’,则可进行如下操作:通过拖动鼠标分别选中信号在100us~300us和700us~900

7、us间的波段,使其呈黑色,再单击按钮就可完成设置。将其保存,至此得到输入波形:(2)运行仿真器,进行时序仿真11(1)从菜单“MAX+plusⅡ”选择“simulator”,打开如图所示1.7所示的仿真器。单击按钮“Start”,开始仿真,仿真完毕后,单击按钮“OpenScf”,就打开了如图1.8所示的仿真结果波形。图1.7图1.8通过输出波形与输入波形的关系的分析,可以得出结论——所设计的与门逻辑功能正确。到此,2输入与门的功能仿真全部完成。二、用MAX+plusⅡ对门电路进行仿真1)输入与非门的VHDL程序源代码并存盘。新建一工程名为“

8、nand2.vhd”11的项目,编译通过后进行仿真。建立波形输入文件后,将文件保存为“nand2.scf”。将信号“b”从0us到1000us的整个时段设置为赋值周期为200us

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。