基于软件无线电的多通道数字接收机的实现

基于软件无线电的多通道数字接收机的实现

ID:14818110

大小:29.50 KB

页数:11页

时间:2018-07-30

 基于软件无线电的多通道数字接收机的实现_第1页
 基于软件无线电的多通道数字接收机的实现_第2页
 基于软件无线电的多通道数字接收机的实现_第3页
 基于软件无线电的多通道数字接收机的实现_第4页
 基于软件无线电的多通道数字接收机的实现_第5页
资源描述:

《 基于软件无线电的多通道数字接收机的实现》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现基于软件无线电的多通道数字接收机的实现2005年学术论文集基于软件无线电的多通道数字接收机的实现吴波明望陶松摘要:本文介绍了AD公司最新推出的AD6652和BF533的性能特点,结合软件无线电的思想,提出了一种多通道数字接收机的设计方案,并进行了硬件实现.关键词:软件无线电数字化接收机1引言随着数字

2、信号处理(DSP)技术飞速发展,在软件无线电接收机中可以方便地对接收频段,调制解调方式,滤波特性等进行编程控制,极大地提高了通信设备的性能和设计的灵活性.软件无线电的基本思想是将A/D转换器尽量靠近天线,使所有的功能由数字信号处理器完成,核心技术是数字信号处理技术.其他现代电子技术,如宽带天线,宽带低噪声放大器,高速A/D变换器的发展,也为发展高性能,多用途的数字接收机系统提供了技术基础.理想的软件无线电结构是射频直接采样数字化,但由于目前器件性能的限制还不能实现.目前可行的方案是宽带中频软件无线电接收机.本文提出了一种多通道中频采样的接收机方案,运用多带通信

3、号的欠采样定律进行中采样的方法进行接收机的设计,并进行了硬件实现.2软件无线电接收机的基本结构软件无线电的宗旨就是尽可能地简化射频前端,使A/D转换尽可能地靠近天线去完成模拟信号的数字化,而且数字化后的信号尽可能多地使用软件来处理,实现各种功能指标.软件无线电的组成结构有三种:射频全宽开低通采样软件无线电结构,射频直接带通采样软件无线电结构和宽带中频带通采样软件无线电结构.目前可行的方案是宽带中频采样软件无线电结构.宽带直接中频采样全数字化接收机的构成如图1所示.厂—_-{—__[巫—巫=}.—咂]__L——固l7电信技术研究2005年第6~7期它由射频前端,

4、低噪声放大器,第一本振,滤波器,第二本振,滤波器,中放,A/D数字转换器,数字下变频器,数字信号处理器DSP组成.射频信号被接收后,经过预选,低噪声放大(LNA),混频,滤波和放大后,产生第二中频信号,通过抗混跌滤波后作为模拟/数字变换器的模拟输入信号,通过ADC将模拟信号转换为离散的数字信号后,由数字下变频器完成数字化频谱搬移,降低速率,最后用数字滤波器抑制带外能量,并将数据传送给数字信号处理器.3数字接收机平台设计及硬件实现3.1硬件平台结构硬件平台的实现结构如图2所示,两路的中频信号通过AD6652完成采样和下变频处理后,通过FPGA逻辑送入DSP进行处

5、理,同时DSP通过其EBIU(异步扩展总线接口)完成对AD6652的控制,BF533的引导采用外部16BitFla11AM29LV400B完成.固输入A输入B图2数字接收机硬件平台结构3,2AD6652的特点FUNCTIONALB1OCKDIAGRAMUUAL.CHANNEL1.BITA:样位数为12位.采用差分输入的结构支持1V到2V的输入信号电压峰峰值.内部参考电压,两个通道之间的隔离度为85db.后端由4路独立的下变频器组成,每路下变频通道有多级信号处理的阶段:1级由32BIT的NCO组成的正交混频器,1个RCIC2滤波器组,1个CIC5滤波器组,1个F

6、IR滤波器组.在下变频通道后有数字AGC功能,适合对处理后的信号进行增益控制,在信号处理完后,通过两路8Bit的Link口或者16Bit的并行接口输出数据,4个下变频通道的数据可以灵活配置输出.3.3BF533的特点BF533是ADI公司推出的BlackfinDsp系列产品的一款高性能的定点DSP.它的体系结构是在ADI公司和Intel公司联合开发的”微信号结构”(MSA)的基础上实现的.这种统一的编程模式由于采用了一个综合的信号处理和控制指令集,从而消除了传统的多个不同处理器之间相联系的复杂性,因为传统的多处理器系统的信号处理和控制系统都在分立的处理器上工作

7、,它的体系结构如图4所示.图4BF533体系结构BF533的时钟频率可以达到600M,该体系内的高度并行的计算单元使在相同的周期内能执行的算术运算的次数最大化,它的核心是数据算术单元(DAU),它包括2个16位乘法累加器(MAC),2个40位算术逻辑单元(ALU),在每个周期内能在4个独立的数据操作数上执行l6位乘l6位的乘法运算.该40位的ALU能累加2个40位数字或4个16位的数字;其L1指令存储器包括80KBSRAM,其中16KB可以配置成4路组联合(;ache,L1数据存储器包括2个32KBSRAM的Bank,每个Bank均由两个16KB的SRAM组成

8、,其中1个16KB可以配置成Cache

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。