数字逻辑电路专题实验

数字逻辑电路专题实验

ID:14122519

大小:683.95 KB

页数:9页

时间:2018-07-26

数字逻辑电路专题实验_第1页
数字逻辑电路专题实验_第2页
数字逻辑电路专题实验_第3页
数字逻辑电路专题实验_第4页
数字逻辑电路专题实验_第5页
资源描述:

《数字逻辑电路专题实验》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字逻辑电路专题实验(EDA)实验报告姓名沈云杰、俞乐晨班级软件84学号08161092、08101036指导老师张琴、毛文林完成日期2010.7.6一、实验目的:1.掌握密码锁的基本原理2.掌握显示译码器的实现方法3.掌握数字电路的设计方法4.学习运用中规模器件来构建数字电路二、实验要求:1.数据输入:有一个键盘用于输入数值。2.密码清除:按下特定按钮后,密码恢复为初始值。3.保存密码:当在开锁状态下,可通过键盘输入密码。4.开锁:当输入密码与系统密码吻合时,电锁打开(即LED灯亮)否则,电锁不打开。5.上锁:第一次开机后设置完密码后,即自动上锁。三、功能简述按钮列表

2、如下:A0,A1,A2,A3四个数据输入按钮,用于确定输入的十六进制数。Load,输入按钮,用于将上述四个数据输入按钮确定的数输入系统,为脉冲信号。Check,功能选择按钮,按下时密码锁进入密码校验状态,松开且门锁打开时密码锁进入密码设定状态,松开且门锁未打开时密码锁维持工作状态。为电平信号。Clear,清零按钮,用于将密码锁的密码重置为初始密码0000,为电平信号。Open,开机按钮,表示密码锁接通电源开始工作,为脉冲信号。基本功能如下:密码设定功能:初始密码0000。当密码锁开启后,将Check键置于Set位置,后在A0,A1,A2,A3上设定新的密码值。每次输入一

3、位十六进制数,一共输入四次完成。每位数的数值在A0,A1,A2,A3上设定好后按Load键输入。上锁功能(基本功能):密码设定后,用户通过将Check键置于Check位置,开始密码的匹配。每次输入一位,四位全部输入完后,显示匹配结果。如果用户输入的四位十六进制数与密码锁内存储的密码相匹配,则门锁打开,反之,则不打开门锁,并显示错误信号(LED灯亮)。一、实验原理:1.密码设置模块当该密码锁开机时,会自动将密码设置为初始密码0000。以后,如要修改密码,必须在门锁打开的前提下,此时,将Check置于Set位置,使check为0,该模块即开始工作。该模块通过A0,A1,A2

4、,A3,四个输入端进行新密码的输入,每次输一位。这四位二进制数代表一个十六进制数。当四位数据位都设定好之后,用户按下Load键,load上产生了一个脉冲信号,寄存器打开,这个数就被输入到电路中。一共要输入四次,来完成四位十六进制密码的输入。这四位十六进制密码被保存在四个带清除端的四D型触发器74LS175中。在这里,我们通过一个四进制格雷码计数器和一个2-4译码器74LS139来选片,决定这四位数据输入到哪一个74LS175中。2.密码校验模块密码校验模块是本系统的核心模块,它控制着锁的开启和关闭。当用户将Check键置于Check位置,check为1本模块就开始工作。

5、输入的过程和前一个模块一样,通过A0,A1,A2,A3,四个输入端进行新密码的输入,每次输一位。这四位二进制数代表一个十六进制数。当四位数据位都设定好之后,用户按下Load键,load上产生了一个脉冲信号,寄存器打开,这个数就被输入,暂时存储于一个74LS175中,之后就进行比较(每输入一位就比较一位),比较我们使用74LS85来完成。3.实验结果(电路图、仿真波形以及说明):1、小时计数器电路仿真波形小时计数:当个位数为0~9时,十位分别是1和2,当计数到23时时,归入0时计数。2、分计数器电路仿真波形分计数器:从00开始计数直到59分,小时数加1,分计数器归零,继续

6、计数。1、秒计数器电路仿真波形秒计数器:从00开始计数直到59秒,分钟数加1,秒计数器归零,继续计数。4、整点报时电路电路仿真波形整点报时电路:就是在整点前10s时,整点报时电路输出为高电平(或低电路),驱动蜂鸣电路工作,当时间到整点时蜂鸣电路停止工作。当时间为59分50秒到59分59秒期间与非门输出低电平,用与非门的输出驱动蜂鸣器蜂鸣,当到整点时蜂鸣结束。5、数字钟顶层设计及仿真电路仿真波形数字钟顶层:当计数到23时59分50秒时,整点报时电路开始工作。当到达23时59分59秒后,时分秒全部从零开始计数。五.实验总结与心得通过本次试验使我掌握了密码锁的设计原理以及数字

7、电路的基本步骤。增强了对数字逻辑电路的理解。我们通过ASM图确定了基本的工作流程,之后就分模块设计。虽然最后我们的电路有些不太符合现实的使用习惯,但基本功能还是实现了,总结了以下几点心得。1.ASM图是核心,应围绕设计ASM图来进行前期的规划。2.涉及模块时应特别注意尖峰电流脉冲造成的影响,本次实验中我们在这上面耗费了大量时间,由于是第一次设计,经验不足,结果为其所困扰。3.应注意时间脉冲的设计,它的时延对电路会造成很大的影响,尤其是涉及高速电路时。4.应注意电路是否进入了噪声区,这点在电路图上无法发现,必须依靠时间图。5.设计前应彻查资

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。