同步复接器的设计课程设计论文

同步复接器的设计课程设计论文

ID:13273914

大小:1.23 MB

页数:18页

时间:2018-07-21

同步复接器的设计课程设计论文_第1页
同步复接器的设计课程设计论文_第2页
同步复接器的设计课程设计论文_第3页
同步复接器的设计课程设计论文_第4页
同步复接器的设计课程设计论文_第5页
资源描述:

《同步复接器的设计课程设计论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、同步复接器的设计课程设计目录一引言2二基本原理及系统构成22.1基本原理22.2系统构成2三同步数字复接器的总体设计33.1四路同步复接器的原理框图模型33.2框图说明43.3时序信号与对应的合路信号及其帧结构53.4系统的设计与实现5四系统的顶层设计64.1四路同步复接器的VHDL建模6五系统的底层设计85.1分频器的建模与VHDL程序设计95.2内码产生器的建模与VHDL程序设计105.3内码控制器115.4时序产生器的建模与VHDL程序设计125.5输出模块15六设计中遇到的问题166.1关于设计中的时延问题166.2毛刺信号及其消除166.3

2、VHDL语言调试过程中遇到的一些问题17七心得体会17八参考文献1818一引言在数字通信中,为了扩大传输容量和提高传输效率,通常需要将若干个低速数字码流按一定格式合并成一个高速数据码流流,以便在高速宽带信道中传输。数字复接就是依据时分复用基本原理完成数码合并的一种技术,并且是数字通信中的一项基础技术。当今社会是数字话的社会,数字集成电路应用广泛。而在以往的PDH复接电路中,系统的许多部分采用的是模拟电路,依次有很大的局限性.随着微电子技术的发展,出现了现场可编辑逻辑器件(PLD),其中应用最广泛的当属现场可编程门阵列(FPGA)和复杂可编程逻辑器件(

3、CPLD)。本文就是用硬件描述语言等软件与技术来实现一个基于CPLD/FPGA的简单数字同步复接系统的设计。二基本原理及系统构成2.1基本原理为了提高信道的利用率,使用多路信号在同一条信道上传输时互相不产生干扰的方式叫做多路复用。在时分制的PCM通信系统中,为了扩大传输容量,提高传输效率,必须提高传速率。也就是说想办法把较低传输速率的数据码流变成高速率的数据码流,而数字复接器就是实现这种功能的设备。数字复接的方法主要有按位复接、按字复接、按帧复接,这里介绍最常用的按位复接。按位复接的方法是每次只依次复接每个支路的一位码,复接以后的码序列中的第1是时隙

4、中的第1位,表示第1路的第1位码,第2位表示第2路的第1位码,依次类推。这种复接方法的特点是设备简单,要求存储容量小,较易实现,目前被广泛采用,但要求各个支路码速和相位相同,本文也采用该方法。同步复接是指被复接的各个输入支路信号在时钟上必须是同步的,即各个支路的时钟频率完全相同的复接方式,因此在复接前必须进行相位调整。2.2系统构成18数字复接系统由数字复接器和数字分接器两部分组成。把两个或两个以上的支路数字信号按时分复用方式合并成单一的合路数字信号的过程称为数字复接,把完成数字复接功能的设备称为复接器。在接收断把一路符合数字信号分离成各支路信号的过

5、程称为数字分离,把完成这种数字分接功能的设备称为数字分接器。数字复接器、数字分接器和传输信道共同构成了数字复接系统。其框图如下1818同步收定时发定时分接调整复接恢复外时钟支路复接器分接器信道图1数字复接系统框图上图中定时单元给设备提供一个统一的基准时钟,马速调整单元是把速率不同的各支路信号调整成与复接设备定时完全同步的数字信号,四路基群信号先各自经正码速调整,变为2.112Mbit/s的同步码流。复接器顺序循环读取四路码流,并在每帧开头插人帧定位信号,输出8.448Mbit/s的标准二次群。另外在复接时还需要插入帧同步信号,以便接收端正确接收各支路

6、信号。分接设备的定时单元从接收信号中提取时钟,并分送给各支路进行分接,把帧定位信号抛掉,顺序循环分别送人4个码速恢复单元,扣除插人码元,恢复成四路2.048Mbit/s的基群信号。三同步数字复接器的总体设计3.1四路同步复接器的原理框图模型简单的思路同步复接器组成框图如图6。为了简单和容易实现,坚定设计任务要求为:同步时钟为256kHz,每个时隙为8位,四路支路信码可通过拨码开关预置;四路支路信码以同步复接方式合成一路帧长为32位复用串行码。其中一个时隙(一路支路信号)作为帧同步码并去为x1110010(巴克码),因此数据码实际为三路共24位码。18

7、图2四路同步复接器原理框图模型图3同步复接的帧结构3.2框图说明(1)分频器1:4.096MHZ的晶体振荡器方波信号经分频后,得到256KHZ的时钟信号。(2)八选一数据选择器:在硬件功能上相当于74LS151数据选择器。(3)分频器2、译码器:其功能是产生四路时序信号,以控制选通开关,依次按路(每路八位)选通四路支路码,并合并成一路复用串行码。(4)计数器:由于在每个数据选择器中有八位数据需要选择,即有八种状态,因此需要八种控制信号,依次选择每路支路信号的每一位,并按位以时钟节拍送入支路选通开关,等待时序信号控制。(5)18拨码器:每路的拨码器为八

8、位开关,往上拨,则对应的那一位为高电平,往下拨则为低电平。采用拨码器的好处,在此相当于提供了一个任意置数的四

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。