[doc]-《数字系统vhdl设计》实验指导书_图文

[doc]-《数字系统vhdl设计》实验指导书_图文

ID:12842433

大小:796.50 KB

页数:81页

时间:2018-07-19

[doc]-《数字系统vhdl设计》实验指导书_图文_第1页
[doc]-《数字系统vhdl设计》实验指导书_图文_第2页
[doc]-《数字系统vhdl设计》实验指导书_图文_第3页
[doc]-《数字系统vhdl设计》实验指导书_图文_第4页
[doc]-《数字系统vhdl设计》实验指导书_图文_第5页
资源描述:

《[doc]-《数字系统vhdl设计》实验指导书_图文》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、《数字系统VHDL设计》实验指导书_图文    《数字系统VHDL设计》实验指导书    主编张广忠丁黎明  审核蔡静之  校对杨艺    北方民族大学电气信息工程学院  二○○八年九月    目录  第一章EDA实验系统使用说明„„„„„„„„„„„„„„„„„.1  §1-1GW48-CK教学实验系统原理与使用介绍„„„„„„„„„„„„„„„„1§1-2实验电路结构图„„„„„„„„„„„„„„„„„„„„„„„„6§1-3GW48-CK系统结构图信号名与芯片引脚对照表„„„„„„„„„„„„„.17  第二章实验项目„„„„„„„„„„„„„„„„„„

2、„„„„„„21  实验一熟悉MAX+PLUSⅡ设计环境„„„„„„„„„„„„„„„„21实验二原理图输入设计8位加法器„„„„„„„„„„„„„„„28  实验三简单组合和时序电路VHDL设计„„„„„„„„„„„„...36  实验四含有控制信号的计数器VHDL设计„„„„„„„„„„„..37  实验五数码显示电路的VHDL设计„„„„„„„„„„„„„„..38实验六状态机设计ADC0809采样控制电路„„„„„„„„„„„.40  附录:实验系统目标板上EPF10K10LC84管脚图„„„„„„„„„„„„„„43      第一章EDA实验系统使

3、用说明  第一节GW48-CK教学实验系统原理与使用介绍  一、GW48-CK系统使用注意事项  1、闲置不用GW48-CKEDA系统时,关闭电源,拔下电源插头!  2、在实验中,当选中某种模式后,要按一下复位键,以使系统正式进入该模式工作。  3、换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接插口都可带电插拔。  4、若进行DAC0832接口实验,需自行提供-/+12V电源,接入时,请特别注意极性!  5、系统板上的空插座是为单片机AT89C2051准备的,除非进行单片机与FPGA/CPLD的接口实验和开发,平时在此座上

4、不允许插有任何器件,以免与系统上的其它电路发生冲突。单片机与系统的连接情况可参阅以下的附图2-13。该单片机和相应的编程器需自备或另购。  6、对CPLD(如1032E/1048C、95108或7128S等)下载时。最好将系统的电路“模式”切换到“b”,以便使工作电压尽可能接近5V。  7、最好通过对PC机的CMOS的设置,将打印机口的输入输出模式改成“EPP”模式。    二、系统工作原理  附图1-1为GW48-CK型  EDA实验开发系统的功能结  构模块图,附图1-2为其板  面结构图功能结构模块图。  图中所示的各主要功能模块  对应于附图1-1的器

5、件位置  恰好处于目标芯片适配座  B2的下方,由一微控制器担  任。其各模块的功能分述如下(这部分内容可选看或不GW48系统目标板插座引脚信号图看):附表1-1在线编程坐各引脚与不同PLD公司器件编程下载接口说明(1)BL1  需的各类基本信号发生模  块。其中包括最多至8通道的单次脉冲信号发生  器、高低电平信号发生器、BCD码或16进制码(8421码)信号发生器。所有这些信号的发生主要由BL6主控单元产生,并受控于系统板上的8个控制键。(2)BL5:CPLD/FPGA输出信息显示模块,其中    包括直通非译码显示、BCD七段译码显示、16进制全码七段译

6、码显示、两组8位发光管显示、16进制输入信号显示指示、声响信号指示等。同样,所有这些显示形式及形式的变换皆由BL6转换和独立控制。  (3)在BL6的监控程序中安排了多达12种形式各异的信息矢量分布,即“电路重构软配置”。由此可见,虽然GW48系统从硬件结构上看,是一个完全固定下来的实验系统,但其功能结构  却等同于12套实验接  口迥异的实验系统(参见第二节)。  (4)BL3:此模块主要是由一目标芯片适配座以及上面的CPLD/FPGA目标芯片和编程下载电路构成。  通过更换目标板,就能  对多种目标芯片进行  实验。(5)BL6使GW48系统的应用结构灵活

7、  多变,实际应用中,该  模块自动读取BL7的选择信息,以确定信息矢量分布。实验前,可根据实验类型,以及所需的CPLD/FPGA目标芯片的I/O接口位置,从14张实验电路结构图(第二节)中找到相适应的实验系统功能结构,并将该图的编号键入BL7,系统即刻进入了所需要的接口和实验模式。  三、GW48-CK系统主板结构与使用方法  附图1-2为GW48-CK型EDA实验开发系统的主板结构图,该系统的实验电路结构是可控的。即可通过控制接口键SW9,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下

8、,电路结构将发生变化。这种“电路重构软

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。