大规模数字逻辑电路设计基础试题库

大规模数字逻辑电路设计基础试题库

ID:12450834

大小:955.00 KB

页数:134页

时间:2018-07-17

大规模数字逻辑电路设计基础试题库_第1页
大规模数字逻辑电路设计基础试题库_第2页
大规模数字逻辑电路设计基础试题库_第3页
大规模数字逻辑电路设计基础试题库_第4页
大规模数字逻辑电路设计基础试题库_第5页
资源描述:

《大规模数字逻辑电路设计基础试题库》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、大规模数字逻辑电路设计基础试题库一、选择题(每题3分,共15分):1、EDA的涵义是:A、电路板设计自动化B、电子设计自动化C、电子设计计算机化D、电路设计计算机化答:B2、硬件描述语言的两种主要标准是:A、VHDL和VerilogHDLB、VHDL和AHDLC、AHDL和VerilogHDLD、VerilogHDL和MHDL答:A3、下述哪个系列器件不属于简单PLD:A、ROMB、PLAC、GALD、CPLD答:D4、下述哪些器件不属于复杂PLD:A、CPLDB、EPLDC、GALD、FPGA答:C5、下述那一种设计方法不属于硬件系统设计:A、原理图B、HDLC、波形图D、P

2、CB答:D6、下述哪个模块不属于FLEX10K器件:A、嵌入式阵列快B、逻辑阵列快C、可编程连线阵列D、I/O单元答:C7、下述哪个模块不属于MAX7000A器件:A、逻辑阵列快B、宏单元C、快速通道互连D、I/O控制块答:C8、在MAXpluseII中,设计项目的校验不包括下述那一种:A、功能仿真B、时序仿真C、定时仿真D、PCB板仿真答:D9、在下述不同后缀的文件中,哪种是原理图输入文件:A、a.gdfB、a.vhdC、a.wdfD、a.sch答:A10、下述那一种不是MAXpluseII编译器输出的编程文件:A、a.pofB、a.sofC、a.jedD、a.rpt答:D1

3、1、下述根据VHDL进行的I/O名称定义中,哪个是正确的:A、_data_inputB、data_input_C、data__inputD、data_input答:D12、下述针对实体的定义中,哪一个是正确的:A、用于描述所设计系统的外部接口信号B、用于描述所设计系统的内部接口信号C、用于描述所设计系统的内部和外部接口信号D、用于描述所设计系统的外部输入信号答:A12、下述针对构造体的定义中,哪一个是正确的:A、用于描述系统内部的结构和行为B、用于描述系统外部的结构和行为C、用于描述系统内部和外部的结构和行为D、用于描述系统内部的结构答:A13、分析下述程序,选择正确的运行结果

4、:PROCESS(A,B,C,D)BEGIND<=A;X<=B+D;D<=C;Y<=B+D;A、X<=B+AY<=B+CB、X<=B+CY<=B+CC、X<=B+CY<=B+DD、X<=B+AY<=B+D答:B14、在VHDL中时间是一个物理量数据。完整的时间量数据应包含哪两部分:A、自然数和单位B、整数和单位C、整数和字符D、字符和单位答:B15、在VHDL的运算符中,其优先级的排列顺序是:A、NOT最高,AND最低B、NOT最低,AND最高C、NOT最高,AND次高D、NOT最低,AND次低答:A16、VHDL中,在利用关系运算符对位矢量数据进行比较时,下述哪个说法正确:A

5、、比较是从最左边的位开始,自左自右按位进行比较B、比较是从最右边的位开始,自右自左按位进行比较C、比较是从最低的位开始,自低到高按位进行比较D、比较是从最高的位开始,自高到低按位进行比较答:A17、PROCESS语句的启动是由下述哪一类控制的:A、敏感信号B、内部变量C、外部变量D、常数答:A18、在下述的语句中,哪2个是完成LOOP循环的语句:A、FORB、IFC、WHILED、CASE答:A、C19、下述关于PROCESS语句特点的描述,哪个不正确:A、PROCESS不可以与其它进程并发运行B、进程结构中的所有语句都是按顺序执行的C、为启动进程,进程中必须包含一个显示的敏感

6、信号量D、进程之间的通讯是通过信号量传递来实现的答:A20、在信号属性函数中,s’EVENT表示:如果在当前一个相当小的时间间隔内,事件发生了,则函数将返回:A、时间值B、信号值C、变量值D、布尔量答:D21、在信号属性函数中,s’ACTIVE——如果在当前一个相当小的时间间隔内,信号发生了改变,则函数将返回:A、时间值B、信号值C、变量值D、布尔量答:D22、在信号属性函数中,s’LAST_EVENT表示:该属性函数运行后将返回下述哪一类值:A、时间值B、信号值C、变量值D、布尔量答:A23、在信号属性函数中,s’LAST_ACTIVE表示:该属性函数运行后将返回下述哪一类值

7、:A、时间值B、信号值C、变量值D、布尔量答:A24、在VHDL语言中,描述时序电路程序的执行条件的时钟信号通常采用下述哪两种方式:A、敏感信号为时钟信号B、用WAITON语句等待时钟C、用IF条件语句判断D、用WAITFOR语句等待时间到答:A,B25、下述宏模块哪个不包括在MAXpluseII时序电路宏模块中:A、触发器B、译码器C、计数器D、分频器答:B26、下述宏模块哪个不包括在MAXpluseII运算电路宏模块中:A、加法器B、译码器C、分频器D、减法器答:C27、在Quartus

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。