毕业设计论文:考试天数倒计时器的设计

毕业设计论文:考试天数倒计时器的设计

ID:11546027

大小:2.51 MB

页数:21页

时间:2018-07-12

毕业设计论文:考试天数倒计时器的设计_第1页
毕业设计论文:考试天数倒计时器的设计_第2页
毕业设计论文:考试天数倒计时器的设计_第3页
毕业设计论文:考试天数倒计时器的设计_第4页
毕业设计论文:考试天数倒计时器的设计_第5页
资源描述:

《毕业设计论文:考试天数倒计时器的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、辽宁工程技术大学电子技术课程设计目录综述………………………………………………………………………………………………11电路原理设计………………………………………………………………22各个电路设计分析…………………………………………………………32.1多谐振荡电路…………………………………………………………………32.2计数电路……………………………………………………………………42.3译码电路………………………………………………………………………62.4数码管结构及原理……………………………………………………………9

2、3仿真电路…………………………………………………………………124电路总设计图………………………………………………………134.1计时部分………………………………………………………………………134.2译码部分及数码管显示部分………………………………………………134.3总电路图……………………………………………………………………144.4PCB电路板……………………………………………………………………155安装与调试…………………………………………………………………165.1排除逻辑故障…………………………………

3、………………………………………165.2排除元器件失效………………………………………………………………………165.3排除电源故障…………………………………………………………………166实验数据及处理………………………………………………………………177实物图…………………………………………………………………188结论……………………………………………………………………19参考文献……………………………………………………………2019辽宁工程技术大学电子技术课程设计综述本系统采用定时器、计数器、译码器、显示器、校时

4、电路组成。由LED七段数码管来显示译码器所输出的信号。采用了74LS系列中小规模集成芯片。先通过555定时器来实现定时功能,并一个做成一个多谐振荡电路从而输出一秒一次的脉冲;再通过74LS192芯片来实现倒着计数的功能,在置数端置成需要的数;然后,选择74LS48,4线-7段译码器来进行译码;最后通过译码器使输出有数字显示。之后,通过对用555定时器构成的多谐振荡器、计数电路等各个电路的分析来确定具体详细的电路设计计划。确定电路设计后通过Multisim电路仿真画出画电路原理图。然后便是具体地安装、调试电路来进行试

5、验,并在其过程中完成对元器件失效、逻辑故障等错误的排除工作,以加强学生的动手能力和对理论知识在实际运用时的理解。19辽宁工程技术大学电子技术课程设计1电路原理设计本系统采用定时器、计数器、译码器、显示器、校时电路组成。由LED七段数码管来显示译码器所输出的信号。采用了74LS系列中小规模集成芯片。总体的设计方案如下。一、设计思路:倒计时器,要实现倒计时,首先要给设定一个1秒钟的定时器,在这个电路上本组选用了555定时器来实现这个目的,经过555定时器,做成一个多谐振荡电路,做成1秒1次的脉冲以后,从输出端输出一秒一

6、次的脉冲;其次,需要一个计数的芯片,在这方面,本组选用了74LS192,因为这个芯片,在上课的时候学过,并且原理比较熟悉,然后把1秒1次的脉冲接给计数器,实现倒着计数的功能,在置数端置成需要的数;然后,能实现倒着计数功能以后,就需要译码阶段,从计数器的输出端接入译码器的输入端,对应接入译码器,我们选择74LS48,4线-7段译码器来进行译码;最后通过译码器的7个输出端,对应的接到8位共阴二极管上,使输出有数字显示。这样做可以实现1位数码管显示的倒计时器,要实现多位的倒计时器,例如本次实训我们要求做的是6位倒计时器,

7、但是由于一些原因,只做了2位的倒计时器,但是原理是一样的,要实现2位计数器的功能,则在计数这一步骤的时候,把芯片74LS192的借位输出端接到另一个计数芯片74LS192的脉冲递减计数脉冲端口上,然后在后面的环节还是一样的。二、设计原理图555定时器个位计数器译码器数码管显示十位计数器译码器数码管显示个位借位输出端连十位CP脉冲段图1-1设计原理图19辽宁工程技术大学电子技术课程设计2.各个电路设计分析2.1多谐振荡电路多谐振荡器是一种能产生矩形波的自激振荡器,也称矩形波发生器。“多谐”指矩形波中除了基波成分外,还

8、含有丰富的高次谐波成分。多谐振荡器没有稳态,只有两个暂稳态。在工作时,电路的状态在这两个暂稳态之间自动地交替变换,由此产生矩形波脉冲信号,常用作脉冲信号源及时序电路中的时钟信号。一、用555定时器构成的多谐振荡器(1)电路组成:          图2-1多谐振荡器的电路形式用555定时器构成的多谐振荡器电路如图2-1所示:图中电容C、电阻R1和R2作为振荡

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。