可编程器件EDA技术与实践试卷答案.doc

可编程器件EDA技术与实践试卷答案.doc

ID:58865805

大小:226.50 KB

页数:5页

时间:2020-09-22

可编程器件EDA技术与实践试卷答案.doc_第1页
可编程器件EDA技术与实践试卷答案.doc_第2页
可编程器件EDA技术与实践试卷答案.doc_第3页
可编程器件EDA技术与实践试卷答案.doc_第4页
可编程器件EDA技术与实践试卷答案.doc_第5页
资源描述:

《可编程器件EDA技术与实践试卷答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、华北航天工业学院试题课程名称:可编程器件EDA技术与实践试卷种类:期末考试(A)卷,共5页班级:姓名:学号:成绩:———————————————————————————————一二三四五一.填空(25分)1.20世纪90年代以后,主要出现了高级语言描述、系统仿真和综合技术为特征的第三代EDA技术,不仅极大地提高了系统的设计效率,而且使设计者摆脱了大量的辅助性的工作,将精力集中于创造性的方案与概念的构思上。2.反熔丝编程技术也称熔通编程技术,这类器件是用逆熔丝作为开关元件。3.EAB具有快速可预测的性能,并且是全部可编程的,它还具有全部更改内容

2、或根据需要定制的能力。4.图形文件的扩展名是GDF,仿真通道文件的扩展名是SCF,波形文件的扩展名是WDF。5.指出下面图形中节点的类型.ctrl输入clk输入state隐含Q[3..0]输出6.程序解释:LIBRARYieee;定义库USEieee.std_logic_1164.ALL;定义程序包USEieee.std_logic_arith.ALL;USEieee.std_logic_unsigned.ALL;ENTITYram_8IS定义一个名为ram_8的实体PORT端口表A:INstd_logic;din:INstd_logic_v

3、ector(7DOWNTO0);8位输入端口dout:OUTstd_logic_vector(7DOWNTO0);adr_8:INOUTstd_logic_vector(7DOWNTO0));8位双向端口ENDram_8;7.填出标注框中的内容USEieee.std_logic_1164.all;ENTITYif_caseISPORT(a,b,c,d:INStd_Logic;sel:INStd_Logic_Vector(1downto0);y,z:OUTStd_Logic);ENDif_case;ARCHITECTURElogicOFif_c

4、aseISBEGINif_label:PROCESS(a,b,c,d,sel)BEGINIFsel="00"THENy<=a;ELSIFsel="01"THENy<=b;ELSIFsel="10"THENy<=c;ELSEy<=d;ENDIF;ENDPROCESSif_label;敏感信号表进程语句LIBRARYieee;8.摩尔状态机中,其输出只是当前状态值的函数,并且仅在时钟边沿到来时才发生变化。二、名词解释15分(每题3分)1.CPLD答:CPLD是复杂的可编程逻辑器件的缩写。2.在系统编程答:在系统可编程特性(InSystemProg

5、rammability,ISP)是指不需要使用编程器,只需要通过计算机接口和编程电缆,直接在用户自己设计的目标系统中或线路板上,为重新构造设计逻辑而对器件进行编程或反复编程的能力。3.ESB答:嵌入式系统块,用于实现存储功能。4.快速通道互连答:,这些快速布线通道是一系列的横纵交错的贯穿整个器件的连线。即使在非常复杂的设计中,全局布线结构也可以提供可预计的设计性能。5.建立时间答:是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间。三、简答题20分(每题5分)1.在可编程逻辑电路设计中竞争和冒险是怎样产生的,如何避免。答:当某一时刻同时

6、有一个以上的信号发生变化时容易产生毛刺;组合逻辑电路是会产生竞争冒险的。避免方法:(1)增加延时时间短的引脚的传输路径使引脚间的传输时间相同即信号同时发生变化。(2)增加同步电路2.简述元件例化语句的作用,组成及格式。答:把已经设计好的设计实体称为一个元件或一个模块,它可以被高层次的设计引用。引用时就会用到元件声明和元件例化语句。二者缺一不可。1)元件声明COMPONENT元件实体名PORT(元件端口信息);ENDCOMPONENT;2)元件例化例化名:元件名PORTMAP(端口列表)3.简述MAX+PLUSⅡ的设计流程。答:MAX+PLUS

7、Ⅱ的设计过程包括设计项目的建立与设计的输入、设计编译、设计校验(仿真和定时分析)、器件编程四个步骤。设计输入:可以采用原理图输入、HDL语言描述、及波形输入等几种方式。设计编译:先根据设计要求设定编译参数和编译策略,如器件的选择、逻辑综合方式的选择等。然后根据设定的参数和策略对设计项目进行网表提取、逻辑综合和器件适配,并产生报告文件、延时信息文件及编程文件,供分析仿真和编程使用。设计校验(项目仿真):包括功能仿真、时序仿真和定时分析,可以利用软件的仿真功能来验证设计项目的逻辑功能是否正确。器件编程与验证:用经过仿真确认后的编程文件通过编程器(

8、Programmer)将设计下载到实际芯片中,最后测试芯片在系统中的实际运行性能。在设计过程中,如果出现错误,则需重新回到设计输入阶段,改正错误或调整电路后重复上述

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。