实验四、锁存器、触发器功能测试及应用.doc

实验四、锁存器、触发器功能测试及应用.doc

ID:55933265

大小:472.00 KB

页数:5页

时间:2020-06-16

实验四、锁存器、触发器功能测试及应用.doc_第1页
实验四、锁存器、触发器功能测试及应用.doc_第2页
实验四、锁存器、触发器功能测试及应用.doc_第3页
实验四、锁存器、触发器功能测试及应用.doc_第4页
实验四、锁存器、触发器功能测试及应用.doc_第5页
资源描述:

《实验四、锁存器、触发器功能测试及应用.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验报告课程名称:实验项目名称:锁存器、触发器功能测试及应用专业:报告人:学号:班级:实验时间:天津城建大学控制与机械工程学院一实验目的:1基本RS触发器、JK触发器、D触发器和T触发器的逻辑功能;2熟悉触发器的转换;3熟悉D锁存器的功能及应用。二实验设备和器材:电子学综合实验装置;芯片74LS74;74LS112;74LS00三实验原理(电路):1.基本RS锁存器基本RS锁存器可以是由两个与非门在输出端交互反馈组成双稳态存储电路。图1所示为用与非门构成的基本RS锁存器。图1用与非门构成的基本RS锁存器74LS00外引线排列和逻辑符

2、号如图2所示:图274LS00的外引线排列图2.D触发器D触发器在时钟脉冲CP的前沿(上升沿01)触发翻转,触发器的次态取决于CP脉冲上升沿来到之前D端的状态,特性方程为=Dn。因此,它具置0、置1两种功能。在CP=0、CP=1期间和下降沿到来,D端的数据状态变化,都不会影响触发器的输出状态。图374LS74逻辑符号图图474LS74引脚排列图3.JK触发器JK触发器(74HC112)是一种利用传输延迟时间的边沿JK触发器,它在时钟脉冲CP的后沿即在CP脉冲的(下降沿10)触发翻转。本实验采用的集成芯片为74LS112型(双JK下降沿

3、触发,带清零),引脚排列图形符号如图所示。图5和必须接高电平。JK触发器利用CP的下降沿触发,D触发器利用CP的上升沿触发。4触发器的转换触发器的转换是在实际中是经常用到的,其方法是将两种触发器的状态方程相比较得到到J,K端的表示即可。例如将JK触发器转换成触发器的功能。图6四实验内容(表格):1.基本RS锁存器的功能测试选用一片74LS00组成一个RS锁存器。按图1连接好测试电路,按照表1中条件,观察并记录锁存器输出端的变化情况,体会脉冲电平触发的特点。表1基本RS锁存器的功能表功能000110112.JK触发器的功能测试根据图5,

4、选用74LS112,按表2要求测试74LS112的逻辑功能,观察并记录触发器输出端的变化情况。(1)直接复位、置位端的功能测试,体会它决定触发器初态的作用。(2)逻辑功能的测试。要求在不同的输入状态和初始状态下测试输出端状态。表2JK触发器功能测试表CPJK01×××10×××11↓0011↓0011↓0111↓0111↓1011↓1011↓1111↓1111↑113.JK触发器构成触发器按图6连接好测试电路,用实验室提供的连续脉冲做时钟脉冲,用示波器观测并记录CP和Q的波形,认真体会触发器的分频作用。表3分频作用波形图波形CP4.D

5、触发器的功能测试选用74LS74,按表4要求测试74LS74的逻辑功能,观察并记录触发器输出端的变化情况。(1)直接复位、置位端的功能测试,体会它决定触发器初态的作用。(2)逻辑功能的测试。要求在不同的输入状态和初始状态下测试输出端状态。表4D触发器功能测试表CPDQn××01××10↑111↑011↓×11××00五实验思考题:1.写出实验涉及到的触发器的表达式。2.总结JK和D触发器的特点。成绩评定:指导教师签字:年月日注:1、报告内的项目或内容设置,可根据实际情况加以调整和补充。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。