欢迎来到天天文库
浏览记录
ID:37593071
大小:2.77 MB
页数:84页
时间:2019-05-12
《锁存器和触发器(h)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、☆内容提要☆锁存器和触发器的电路结构与工作原理触发器的触发方式分类及动作特点SR和D锁存器逻辑功能及其应用JK、D、T和T’触发器的逻辑功能及其应用*触发器的VHDL描述数字电子技术基础实用教程锁存器latch触发器flip-flop时钟clockSR锁存器S-Rlatch特性表characteristictable特性方程characteristicequation状态图statediagram时序图timingdiagram去抖电路switchdebouncerD锁存器Dlatch双语对照触发器flip-flop主从SR触发器ma
2、ste/slaveSRflip-flop主锁存器masterlatch从锁存器slavelatch主从JK触发器maste/slaveJKflip-flop边沿触发器edge-triggeredflip-flopT触发器Tflip-flopT’触发器T’flip-flop双语对照5.1时序电路基本逻辑单元概述5.1.1时序电路基本逻辑单元及特点组合电路:某一时刻的输出完全取决于当时的输入信号,与电路原来的状态无关,即它们没有记忆功能。时序电路:某一时刻的输出不仅取决于当时的输入信号,还与电路原来的状态有关,即它们具有记忆功能。时序电路
3、基本逻辑单元——锁存器和触发器锁存器和触发器具有以下的特点:1.具有能够自行保持的稳态:“1”态和“0”态,即具有双稳态特性。2.在一定的条件下,能够从一个稳态跳变为另一个稳态,3.在条件消失后,能自行保持新的状态,即将新的信息记忆下来。锁存器和触发器的动作特点区别:锁存器——对输入脉冲的电平敏感触发器——对输入脉冲的边沿敏感CPCP锁存器和触发器的动作特点区别:锁存器——对输入脉冲的电平敏感触发器——对输入脉冲的边沿敏感锁存器触发器低电平有效高电平有效上升沿有效下降沿有效5.1.2锁存器和触发器分类及描述按电路动作特点分类,可分为:
4、——锁存器、主从触发器和边沿触发器。按逻辑功能分类,可分为:——SR、JK、D、T和T’。分类描述方法:特性表,特性方程、状态图和时序图时序电路状态变化的节拍:——时钟信号(clock)5.2锁存器5.2.1基本SR锁存器图(a)所示,当M=0,且S=0时,Q=,=R,此时,若R=1,则Q=0,=1,即=R。如果R的信号消失,即R由1→0后,Q=1,=0,也就是Q的信息随着R信号的消失而消失了,因此,电路没有记忆功能,此为组合逻辑电路。1.电路结构与工作原理如果与M按如图(b)所示连接,同样,当R=1时,Q=0,=1,M==1,使得Q
5、=0;当R由1→0后,由于M==1,所以Q=0保持不变,即尽管R信号消失,Q=0,=1。将R=1的信号保持了,因此电路具有记忆功能。2.逻辑功能描述——特性表两个输入端与非门组成的基本SR锁存器&a&b反馈两个输出端工作原理反馈正是由于引入反馈,才使电路具有记忆功能!输入=0,=1时若原状态:11001010输出仍保持:&a&b若原状态:01111010输出变为:置“0”!&a&b输入=1,=0时若原状态:10101001输出变为:&a&b若原状态:00110101输出保持:&a&b置“1”!输入=1,=1时若原状态:10111001
6、输出保持原状态:若原状态:01110110输出保持原状态:&a&b&a&b保持!输入=0,=0时0011输出:全是1注意:当、同时由0变为1时,翻转快的门输出变为0,另一个不得翻转。因此,该状态为不定状态。&a&b复位端置位端逻辑符号RS输入低电平有效——用空心圆圈表示。与非门组成的SR锁存器:输入低电平有效——输入端有空心圆圈,输入符号上有非号。或非门组成的SR锁存器:输入高电平有效——输入端无圆圈;输入符号无非号。两个互补的输出:有关符号1.基本RS触发器的特性表(characteristictable)二、逻辑功能描述11001
7、111010001101001101100010001QnQn+12.特性方程3.状态图01S=0R=S=R=0S=1R=1S=0R=1转换方向转换条件稳定状态反映输入信号取值和状态之间对应关系的图形.置0置1置1保持不允许4.时序图置0保持不允许置03.动作特点在基本SR锁存器中,由于输入信号直接加在输出门上,所以输入信号在其全部作用时间里(S=1,=0,或R=1,=0),都能直接改变Q和的状态。在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为SR锁存器或触发器。【例5.2.1】运用SR锁存器
8、消除机械开关振动引起的脉冲。VOK+5VRVO4.应用举例——开关去抖电路&&K+5VQRS§5.2.2具有使能端的SR锁存器(S-Rlatchwithenable)QQRDSD&&RDSD&&RSCP直接清零端直接置位
此文档下载收益归作者所有