欢迎来到天天文库
浏览记录
ID:52000213
大小:401.00 KB
页数:8页
时间:2020-03-21
《时序分析基础与时钟约束实例1.doc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、时序分析基础与时钟约束实例(1)文中实例配套SF-CY3开发套件。更多内容请参考《SF-CY3FPGA套件开发指南》。何谓静态时序分析(STA,StaticTimingAnalysis)?首先,设计者应该对FPGA内部的工作方式有一些认识。FPGA的内部结构其实就好比一块PCB板,FPGA的逻辑阵列就好比PCB板上的一些分立元器件。PCB通过导线将具有相关电气特性的信号相连接,FPGA也需要通过内部连线将相关的逻辑节点导通。PCB板上的信号通过任何一个元器件都会产生一定的延时,FPGA的信号通过逻辑门传输也会产生延时。PCB的信号走线
2、有延时,FPGA的信号走线也有延时。这就带來了一系列问题,一个信号从FPGA的一端输入,经过一定的逻辑处理后从FPGA的另一端输出,这期间会产生多大的延时呢?有多个总线信号从FPGA的一端输入,这条总线的备个信号经过逻辑处理后从FPGA的另一端输出,这条总线的各个信号的延时一致吗?Z所以关心这些问题,是因为过长的延时或者一条总线多个信号传输时间的不一致,不仅会影响FPGA木身的性能,而且也会给FPGAZ外的电路或者系统带来诸多问题。言归正传吧,Z所以引进静态时序分析的理论也正是基于上述的一些思考。它可以简单的定义为:设计者提出一些特定
3、的时序要求(或者说是添加特泄的时序约束),套用特定的时序模世,针对特定的电路进行分析。分析的最终结果当然是要求系统时序满足设计者提出的要求。下面举一个最简单的例了来说明时序分析的基本概念。假设信号需要从输入到输出在FPGA内部经过一些逻辑延时和路径延时。系统要求这个信号在FPGA内部的延时不能超过15ns,而开发工具在执行过稈中找到了如图所示的一些可能的布局布线方式。那么,怎样的布局布线能够达到系统的要求呢?仔细分析一番,发现所有路径的延时可能为14ns.15ns.16ns、17ns、18ns,冇两条路径能够满足要求,那么最示的布局布
4、线就会选择满足要求的两静态时序分析的前提就是设计者先提出要求,然肩时序分析工具才会根据特定的时序模型进行分析,即有约束才会有分析。若设计者不添加时序约束,那么时序分析就无从谈起。特权同学常常碰见…些初学者在遇到问题时不问青红皂白就认为是时序问题,实际上只有衣添加了时序约束后,系统的时序问题才有可能暴露出来。下面我们再来看一个例了,我们假设有4个输入信号,经过FPGA内部一些逻辑处理麻输出。FPGA内部的布线资源有快有慢之分,好比国道和高速公路。通过高速通道所需要的路径延时假设为3ns-7ns,但只有两条可用;而通过慢速通道的路径延时则
5、>10nSoUlnJdln.2din4(=>cz>CZ>CZ>cz>(Z>cz>1n»<3ntQB/b>10m6、们按照实际的需求对FPGA进行如下的时序约束:dinl<10ns,din2<10ns,din3<20ns,din4<20ns。此时,FPGA将重新进行布局布线。由于添加了时序约束,因此,FPGA的布局布线工具会根据这个实际需求,重新做布局布线后,我们看到,重新布局布线后的路径延时如下:dinl二7ns,din2=4ns,din3=18ns,din4=13ns。此时,FPGA内部的时序全部都能够满足要求。关于约束,我们要稍微提一下两种不恰当的约束方法,即欠约束和过约束。我们假设'卜…血提到的两种情况下的原始系统实际时序要求祁是一样的,即7、前面我们所说的:dinl<10ns,din28、和din2都没有走高速通道,或者有1条路径走了高速通道,那么结果是…样的,整个系统的时序无法满足要求。过约束的情况(din3和din4过约束):如果对木实例添加约束为:dinl<10ns,din2<10ns,din3<1
6、们按照实际的需求对FPGA进行如下的时序约束:dinl<10ns,din2<10ns,din3<20ns,din4<20ns。此时,FPGA将重新进行布局布线。由于添加了时序约束,因此,FPGA的布局布线工具会根据这个实际需求,重新做布局布线后,我们看到,重新布局布线后的路径延时如下:dinl二7ns,din2=4ns,din3=18ns,din4=13ns。此时,FPGA内部的时序全部都能够满足要求。关于约束,我们要稍微提一下两种不恰当的约束方法,即欠约束和过约束。我们假设'卜…血提到的两种情况下的原始系统实际时序要求祁是一样的,即
7、前面我们所说的:dinl<10ns,din28、和din2都没有走高速通道,或者有1条路径走了高速通道,那么结果是…样的,整个系统的时序无法满足要求。过约束的情况(din3和din4过约束):如果对木实例添加约束为:dinl<10ns,din2<10ns,din3<1
8、和din2都没有走高速通道,或者有1条路径走了高速通道,那么结果是…样的,整个系统的时序无法满足要求。过约束的情况(din3和din4过约束):如果对木实例添加约束为:dinl<10ns,din2<10ns,din3<1
此文档下载收益归作者所有