计算机组成原理试卷.doc

计算机组成原理试卷.doc

ID:51821176

大小:41.50 KB

页数:3页

时间:2020-03-16

计算机组成原理试卷.doc_第1页
计算机组成原理试卷.doc_第2页
计算机组成原理试卷.doc_第3页
资源描述:

《计算机组成原理试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、选择题(每小题1分,共15分) 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( )计算机。   A 并行   B 冯·诺依曼   C 智能   D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( )。   A -(231-1)   B -(230-1)   C -(231+1)   D -(230+1) 3 以下有关运算器的描述,( )是正确的。   A 只做加法运算   B 只做算术运算   C 算术运算与逻辑运算   D 只做逻辑运算 4 EEPROM是指( )。   A 读写存储器   B 

2、只读存储器   C 闪速存储器   D 电擦除可编程只读存储器 5 常用的虚拟存储系统由( )两级存储器组成,其中辅存是大容量的磁表面存储器。   A cache-主存   B 主存-辅存   C cache-辅存   D 通用寄存器-cache 6 RISC访内指令中,操作数的物理位置一般安排在( )。A 栈顶和次栈顶   B 两个主存单元C 一个主存单元和一个通用寄存器   D 两个通用寄存器 7 当前的CPU由( )组成。A 控制器   B 控制器、运算器、cacheC 运算器、主存   D 控制器、ALU、主存 8 流水CPU是由一系列叫做“段”的处理部件组成。

3、和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( )。A 具备同等水平   B 不具备同等水平C 小于前者   D 大于前者 9 在集中式总线仲裁中,( )方式响应时间最快。   A 独立请求   B 计数器定时查询   C 菊花链 10 CPU中跟踪指令后继地址的寄存器是( )。   A 地址寄存器   B 指令计数器   C 程序计数器   D 指令寄存器 11 从信息流的传输速度来看,( )系统工作效率最低。   A 单总线   B 双总线   C 三总线   D 多总线 12 单级中断系统中,CPU一旦响应中断,立即关闭( )标志,以防止本次中断

4、服务结束前同级的其他中断源产生另一次中断进行干扰。   A 中断允许   B 中断请求   C 中断屏蔽   D DMA请求 13 安腾处理机的典型指令格式为( )位。   A 32位   B 64位   C 41位   D 48位 14 下面操作中应该由特权指令完成的是( )。A 设置定时器的初值B 从用户模式切换到管理员模式C 开定时器中断   D 关中断 15 下列各项中,不属于安腾体系结构基本特征的是( )。   A 超长指令字   B 显式并行指令计算   C 推断执行   D 超线程二、填空题(每小题2分,共20分) 1 字符信息是符号数据,属于处理( )领

5、域的问题,国际上采用的字符系统是七单位的( )码。 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值( )加上一个固定的偏移值( )。 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用( )并行技术,后者采用( )并行技术。 4 虚拟存储器分为页式、( )式、( )式三种。 5 安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的( )字段,它们用于指定( )2个源操作数和1个目标操作数的地址。 6 CPU从内存取出一条指令并执行该指令的时间称

6、为( ),它常用若干个( )来表示。 7 安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个( )和8个( )。 8 衡量总线性能的重要指标是( ),它定义为总线本身所能达到的最高传输速率,单位是( )。 9 DMA控制器按其结构,分为( )DMA控制器和( )DMA控制器。前者适用于高速设备,后者适用于慢速设备。 10 64位处理机的两种典型体系结构是( )和( )。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。三、简答题(每小题8分,共16分) 1 简要总结一下,采

7、用哪几种技术手段可以加快存储系统的访问速度? 2 一台机器的指令系统有哪几类典型指令?列出其名称。四、证明题(10分)   求证:[-y]补=-[y]补   (mod2n+1)五、设计题(12分)   现给定与门、或门、异或门三种芯片,其中与门、或门的延迟时间为20ms,异或门的延迟时间为60ns。   ⑴请写出一位全加器(FA)的真值表和逻辑表达式,画出FA的逻辑图。   ⑵画出32位行波进位加法器/减法器的逻辑图。注:画出最低2位和最高2位(含溢出电路)   ⑶计算一次加法所用的总时间。六、计算题(12分)   某计算机的存储系统由c

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。