欢迎来到天天文库
浏览记录
ID:49263359
大小:841.00 KB
页数:13页
时间:2020-02-02
《组合逻辑电路(一).PPT.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、实验二组合逻辑电路一、实验目的1.加深理解组合逻辑电路的分析和设计方法。2. 掌握译码器、编码器的功能及在组合逻辑设计中的应用。3.熟悉数码驱动器和七段共阴显示器的应用。二.实验原理组合逻辑电路的设计过程:(1).确定输入输出变量(2).根据IO变量写出真值表(3).根据真值表写出表达式(4).化简表达式或进行相应变换(5).画电路图(6).根据电路图和IC引脚图接线。通电测试。三、实验内容验证三-八译码器74LS138的逻辑功能,用发光二极管指示输出。用编码器、译码驱动器和共阴显示器组成一个8路输入的优先编码电路74LS138逻辑功能表G1×1×××111111110××××1111
2、111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110A2A1A0Y0Y1Y2Y3Y4Y5Y6Y774LS138的引脚和逻辑符号图74LS138功能测试图2.十-四线优先编码器74LS14774LS147真值表输入输出987654321A3A2A1A011111111111110xxxxxxxx011010xxxxxxx0111110xxxxxx10001110xxxxx100111110xxxx1010111110xxx10
3、111111110xx110011111110x11111111011011110CD4511引脚图CD4511真值表LED数码管共阴极共阳极74LS04功能及引脚图BCD码七段译码器:本实验采用CD4511BCD码锁存/七段译码/驱动器,驱动共阴LED数码管。其中:A、B、C、D—BCD码输入端、a,b,c,d,e,f,g—译码输出端,输出“1”有效,用来驱动共阴极LED数码管LT—测试输入端,LT=“0”时,译码输出全为“1”BI—消隐输入端,BI=“0”时,译码输出全为“0”LE—锁定端,LE=“1”时译码器处于锁存(保持)状态,译码输出保持在LE=0时的数值;LE=0为正常译码
4、。下表为CD4511功能表。CD4511内接有电阻,故只需在输出端与数码管各段之间串入限流电阻即可工作。译码器还有拒伪码功能,当输入码超过1001时,输出全为“0”,数码管熄来灭。电路连接图四、设计性实验任务及要求(选做)五、实验报告要求见实验教材P7(基础实验报告)
此文档下载收益归作者所有