[7] 2013-2014第2学期数电试卷B.doc

[7] 2013-2014第2学期数电试卷B.doc

ID:48218452

大小:82.00 KB

页数:6页

时间:2020-01-23

[7] 2013-2014第2学期数电试卷B.doc_第1页
[7] 2013-2014第2学期数电试卷B.doc_第2页
[7] 2013-2014第2学期数电试卷B.doc_第3页
[7] 2013-2014第2学期数电试卷B.doc_第4页
[7] 2013-2014第2学期数电试卷B.doc_第5页
资源描述:

《[7] 2013-2014第2学期数电试卷B.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、安徽大学2013—2014学年第二学期《数字电子技术》考试试卷(B卷)(闭卷时间120分钟)院/系年级专业姓名学号题号一二三四五总分得分得分一、选择题(每题2分,共20分)1.十进制数7.88对应的16进制数为()。A.(7.E1)16B.(7.D1)16C.(7.F1)16D.(7.E2)162.逻辑函数()。A.0B.AC.1D.3.用或非门构成基本RS触发器发生竞争现象时,输入端的变化是()。A.00→11B.01→10C.11→00D.10→014.以下式子中不正确的是()。A.B.C.D.5.已知同,下列结果中正确的是()。A.B.C.D.6.下列具有单次翻转特性的触发

2、器是()。A.同步JK触发器B.主从JK触发器C.上升沿JK触发器D.下降沿JK触发器7.下列论述错误的是()。A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器8.下列描述不正确的是()。A.触发器具有两种状态,当Q=1时触发器处于1态B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有上升沿触发和下降沿触发两种方式,能有效克服同步触发器的空翻现象第6页共6页9.要使JK触发器在时钟脉冲作用下,实现输出,则输入端信

3、号应接为()。A.J=K=0B.J=K=1C.J=1,K=0D.J=0,K=110.设计一个同步10进制计数器,需要()个触发器。A.3个B.4个C.5个D.10个得分二、化简题(每题8分,共16分)1.试简化函数(用代数法)2.试用卡诺图将下列逻辑函数化成最简与或式。第6页共6页得分三、简答题(每题6分,共12分)1.在完全描述状态表中,两个状态等价,则这两个状态可以合并为一个状态,那么两个状态等价的条件是什么?2.简述异步时序逻辑电路设计中,选择各级触发器时钟信号的原则。得分四、分析题(共20分)1.有三个输入信号,如果三个输入信号均为0或其中一个为1时,输出信号Y=1,其余

4、情况下输出Y=0。列出真值表,写出标准与或表达式,并用卡诺图化简。(10分)第6页共6页2.画出如图1所示电路输出Q的工作波形,其中输入波形如图2所示,设Q的初始状态为0。(10分)图1图2第6页共6页五、设计题(共32分)得分1.在输入信号A,B,C,D的作用下,F(A,B,C,D)=åm(4,5,6,9,10,12,13,14)。(16分)用如下器件分别实现函数F,给出设计步骤,画出各自实现的具体逻辑电路图:(1)仅用与非门;(2)一片“8选1数据选择器(74LS151)”,加少量门电路(降维图法)。第6页共6页2.利用JK触发器和门电路,设计一个自然码编码的7分频电路。(1

5、6分)第6页共6页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。