欢迎来到天天文库
浏览记录
ID:48124759
大小:611.00 KB
页数:20页
时间:2020-01-21
《实验一 基本门电路(验证型).doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验一基本门电路(验证型)一、实验目的(1)熟悉常用门电路的逻辑功能;(2)学会利用门电路构成简单的逻辑电路。二、实验器材数字电路实验箱1台;74LS00、74LS02、74LS86各一块三、实验内容及步骤1、TTL与非门逻辑功能测试(1)将四2输入与非门74LS00插入数字电路实验箱面板的IC插座上,任选其中一与非门。输入端分别输入不同的逻辑电平(由逻辑开关控制),输出端接至LED“电平显示”输入端。观察LED亮灭,并记录对应的逻辑状态。按图1-1接线,检查无误方可通电。图1-1表1-174LS00逻辑功能表2、TTL或非门、
2、异或门逻辑功能测试分别选取四2输入或非门74LS02、四2输入异或门74LS86中的任一门电路,测试其逻辑功能,功能表自拟。3、若要实现Y=A′,74LS00、74LS02、74LS86将如何连接,分别画出其实验连线图,并验证其逻辑功能。4、用四2输入与非门74LS00实现与或门Y=AB+CD的功能。画出实验连线图,并验证其逻辑功能。四、思考题1.TTL与非门输入端悬空相当于输入什么电平?2.如何处理各种门电路的多余输入端?附:集成电路引出端功能图实验二Multisim初步使用(验证型)一、实验目的(1)熟悉Multisim20
3、01界面,学习逻辑门电路的测试方法;(2)掌握利用虚拟仪器逻辑转换仪实现组合逻辑电路不同表达方式之间转换的方法。二、实验器材微机(内装Multisim2001软件)一台三、实验内容及步骤1、测试二输入与非门的逻辑功能 进入Multisim2001界面,建立电路如图2-1,用逻辑开关信号作输入,用探测器显示输出信号,将实验结果记录于表2-1中。图2-1表2-12、测试或非门的时间波形图按图2-2连接或非门和字发生器、逻辑分析仪。双击字发生器展开其面板,点击pattem→Upcounter→Acept、Frecquency选1KHz
4、;双击逻辑分析仪,Clock→set→ClockRate→1KHz→Acept。启动仿真,显示或非门的时间波形图。图2-2或非门的时间波形图测试电路3、用与非门实现Y=AB+CD的功能调出逻辑转换仪,双击图标,在打开的仪表窗口下边框内输入AB+CD,然后点击逻辑转换仪右边的,可得到图2-3中所示的电路;再点击,可得图中的真值表。图2-3四、思考题你认为仿真软件有哪些优点?在数字电路实验中是否有必要引入仿真实验?实验三组合逻辑电路(设计型)一、实验目的熟悉简单组合电路的设计和分析过程。二、实验器材数字电路实验箱1台,74LS00三
5、块,74LS02、74LS04、74LS08各一块三、实验内容及步骤1、设计一个能比较一位二进制A与B大小的比较电路,用X1、X2、X3分别表示三种状态:A>B时,X1=1;A
6、示”;图3-2表3-2(2)按表3-2要求,将测得的输出状态和LED显示分别填入表内;(3)根据测得的逻辑电路真值表,写出电路的逻辑函数式,判断该电路的功能。四、思考题总结组合逻辑电路分析和设计步骤。74LS08附:集成电路引出端功能图实验四译码器及其应用研究(设计型)一、实验目的(1)测试3线-8线译码器74LS138的逻辑功能;(2)研究用译码器设计组合电路。二、实验器材数字电路实验箱1台,74LS138、74LS30各一块三、实验内容及步骤1、74LS138逻辑功能测试对照74LS138引脚图连接实验连线图,使能端S1、S
7、2′、S3′和地址输入端A2、A1、A0分别接“逻辑电平”,输出端接LED“电平显示”;将测试结果填入功能表4-1。表4-12、用74LS138构成逻辑函数发生器要求用74LS138实现逻辑函数:(1)推导出与译码器输出端相对应的函数式;(2)画出逻辑电路图,并画出实验连线图;(3)将测试结果填入真值表4-2。表4-2四、思考题1.分析74LS138的S1、S2′、S3′端的作用。2.总结用译码器设计组合电路的方法。附:集成电路引脚排列图74LS30(8输入与非门)实验五数据选择器及其应用研究(设计型)一、实验目的(1)测试双4
8、选1数据选择器74LS153、8选1数据选择器74LS151的逻辑功能;(2)研究用数据选择器设计组合电路的方法。二、实验器材数字电路实验箱1台,74LS153、74LS151、74LS32、74LS04各一块三、实验内容及步骤1、74LS153逻辑功能测试(1
此文档下载收益归作者所有