可编程ASIC技术课程作业

可编程ASIC技术课程作业

ID:47475250

大小:175.94 KB

页数:19页

时间:2020-01-11

可编程ASIC技术课程作业_第1页
可编程ASIC技术课程作业_第2页
可编程ASIC技术课程作业_第3页
可编程ASIC技术课程作业_第4页
可编程ASIC技术课程作业_第5页
资源描述:

《可编程ASIC技术课程作业》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、可编程ASIC技术课程作业1.请对下列VerilogHDL模块进行仿真和分析,说明其描述方式,画出对应的逻辑图或写出逻辑表达式(组),并概括地说明其逻辑功能。moduleexe1(out,d3,d2,d1,d0,s1,s0);outputout;inputd3,d2,d1,d0,s1,s0;not(not_s1,s1),(not_s0,s0);and(out0,d0,not_s1,not_s0),(out1,d1,not_s1,s0);and(out2,d2,s1,not_s0),(out3,d3,s1,s0);or(out,out0,out1,out2,out3);Endmodule答:该程

2、序逻辑功能为,根据不同的s1和s0,输出通道改变:(1)当s1=0,s0=0时,out0=d0;(2)当s1=0,s0=1时,out1=d1;(3)当s1=1,s0=0时,out2=d2;(4)当s1=1,s0=1时,out3=d3;逻辑表达式组为:out0=S1S0d0out1=S1S0d1out2=S1S0d2out3=S1S0d3out=out0+out1+out2+out3实现的逻辑功能为典型的数据通道选择器。2.请对下列VerilogHDL模块进行仿真和分析,用时序波图形或流程框图描述其行为,并概括地说明其逻辑功能。如果要使输出fd_out的占空比为50%,需要对该模块做什么修改?m

3、oduleexe2(fd_out,clk,d,clr);outputfd_out;regfd_out;input[15:0]d;inputclk,clr;reg[15:0]cnt;always@(posedgeclk)beginif(!clr)cnt<=4'h0000;elsebegincnt<=cnt-1;if(cnt==0)beginfd_out<=1;cnt<=d;endelsefd_out<=0;endendEndmodule(1)原程序时序波形图:该程序实现的是可变模的减法计数器,输出的是每当到达设定模值就输出1,相当于对设定模进行检测。(2)要使输出fd_out的占空比为50%,对

4、该模块做出如下修改:moduleexe2(fd_out,clk,d,clr);outputfd_out;regfd_out;input[15:0]d;inputclk,clr;reg[15:0]cnt;always@(posedgeclk)beginif(!clr)cnt<=4'h0000;elsebegincnt<=cnt-1;if(cnt==0)beginfd_out<=1;cnt<=1;endelsefd_out<=0;endendEndmodule修改程序后的时序波图:3.请对下列VerilogHDL模块进行仿真和分析,写出对应的逻辑表达式(组)或真值表,并概括地说明其逻辑功能。mod

5、uleexe3(op_result,func_sel,op_a,op_b);output[7:0]op_result;input[2:0]func_sel;input[3:0]op_a,op_b;reg[7:0]op_result;always@(func_selorop_aorop_b)begincase(func_sel)3'b000:op_result<=op_a+op_b;3'b001:op_result<=op_a-op_b;3'b010:op_result<=op_a*op_b;3'b011:op_result<=op_a/op_b;3'b100:op_result<=op_a&o

6、p_b;3'b101:op_result<=op_a

7、op_b;3'b110:op_result<=op_a^op_b;3'b111:op_result<=op_a~^op_b;endcaseendEndmodule原程序的时序波图:该程序逻辑功能为:(1)当fun_sel=000时,op_result=op_a+op_b;(2)当fun_sel=001时,op_result=op_a-op_b;(3)当fun_sel=010时,op_result=op_a*op_b;(4)当fun_sel=011时,op_result=op_a/op_b;(5)当fun_sel=100时,op_result

8、=op_a&op_b;(6)当fun_sel=101时,op_result=op_a

9、op_b;(7)当fun_sel=110时,op_result=op_a^op_b;(8)当fun_sel=111时,op_result=op_a~^op_b;由此可知,该段程序实现的功能是:根据不同的输入选择信号(000,001,010,011,100,101,110,111),对于两个四位二进制数进行加、减、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。