数电实验报告实验五加法器范文33

数电实验报告实验五加法器范文33

ID:47216654

大小:98.80 KB

页数:4页

时间:2019-08-27

数电实验报告实验五加法器范文33_第1页
数电实验报告实验五加法器范文33_第2页
数电实验报告实验五加法器范文33_第3页
数电实验报告实验五加法器范文33_第4页
资源描述:

《数电实验报告实验五加法器范文33》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验五加法器一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板1块2、74HC2831片3、74HC041片4、74I1C001片5、74HC861片三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。SpAj瓦+丽

2、2、全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。全加器的本位3,若Ai、Bi、C-i有奇数个1,就为1,否则为0;全加器的进位曲专!.,若Ai、Bi、中有两个或两个以上1,则为1,否则为03、多位加法器(1)串行多位加法(2)并行多位加法

3、四、实验内容与步骤1、用门电路实现全加器。参照图5-1搭接电路,并测试其功能记录结果在表5-1中。表5-1全加器真值表JABiSs00000001100101001101100101010111001111112、用数据选择器实现全加器。AiBi0i-1Si0i+1图5-1小规模集成电路设计的全加器SiC1参照图5-2搭接电路,并观察电路的功能。74HC138图5-2用74HC138设计的全加器3、用译码器实现全加器。参照图5-3搭接电路,并观察电路的功能。112I?Y¥0VO12301231111222仝-DDDDDDDD-74HC153图5-3用74HC153设计的

4、全加器4、用集成加法器74HC283实现代码转换电路。要求:设计一个四位全加器电路,能够完成8421码到余三码的转换。74HC283的引脚图如图5・4所示,按图5・5搭接电路,并将观察输出记录结果于表5AlSI3A2S214A3S312A4S46BlB227428315B3B4II7CICO4T13To图5-474HC283的引脚排列图5-58421码转换成余三码电路表5・2输入输岀DCBAY3Y2Yi&000000ll000I0l0000I00l0l00II0ll0010001110101100001101001011110101000101110011100五、心得

5、体会1、认识了基本门屯路的引脚分布和使用方法。加深了门屯路实现半加、全加原理;2、对抽象的理论进行了实际的验证,加深了对芯片的应用的了解。3、在制作全加器的时候,用2片20代替了00,其实芯片的木质没有变化,只是门电路的数目不同。以后再同类型的芯片相互替代的时候要灵活。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。