欢迎来到天天文库
浏览记录
ID:35506323
大小:96.60 KB
页数:3页
时间:2019-03-25
《数电实验报告实验五加法器范文18》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、实验名称加法器一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板1块2、74HC2831片3、74HC041片4、74IIC001片5、74HC861片三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。2、全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。3、多位加法器(1)串行多位加法(2)并行多位加法四、实验内容与步骤1、用门电路实现全加器。参照图5-1搭接电路,并测试其功能记录结果在表5-1中。AiCi-iBiSiCi+1000000011001010011
2、0110010101011100111111图5・1小规模集成电路设计的全加器表5・1全加器真值表CmBiCiSiCi+i2、用译码器实现全加器。由表5-1可知如下关系:Si=ABC+ABC+ABC+ABC=ml+m2+mA+ml=zwl*m2•m4•mlCz+1=ABC+ABC+ABC+ABC=m3+m5+m6+nil=3*m5•m6•ml3、用集成加法器74HC283实现代码转换电路。按图5・4搭接电路,并将观察输出记录结果于表5・2。lT2I)CHA8421码转换成余三码电路观察输出记录:输入输出DCBAY3Y2Y1Y000000011000101000010010100
3、110110010001110101100001101001011110101000101110011100五实验结果和实验屮遇到的问题1、通过用1片74HC86和一片74HC00组成的门电路,实现了全加法器的功能。若实验结果中Si为一时,灯不亮;如果有进位,则接着Ci+1的灯不亮。通过逐一的实践,实现了全加器从00到11的低位有进位和无进位的验证。2、实验中,遇到了一些问题。首先是元器件不多,很难找到比较好的元器件。我用的就是少了一个引脚的器件。幸好这个只是一个与门的一个脚,还可用其他的与门。其次,试验中,由于不少电路的连接接触不好,或者是电线中间有断口,导致电路再连好后,要
4、不就是灯不亮,要不就是要用力压才会亮,导致实验中消耗了不少的吋间。3、通过实验,我认识到了与非门,异或门的不同效果,认识到了全加器的工作原理,通过加数,被加数,在加上从低位的进位,实现全加的功能。也认识到了Ci+1是本位向高位的进位等等,让我有机会实现了从书本知识到实践的过程。4、通过实验,也让我认识到了,自己的书本知识的缺乏,认识到了自己再动手方面的不足,让我在以后的试验中找到了自己努力的方向,加强动手的实践能力。
此文档下载收益归作者所有