数电实验报告实验五加法器范文26

数电实验报告实验五加法器范文26

ID:35504733

大小:87.57 KB

页数:4页

时间:2019-03-25

数电实验报告实验五加法器范文26_第1页
数电实验报告实验五加法器范文26_第2页
数电实验报告实验五加法器范文26_第3页
数电实验报告实验五加法器范文26_第4页
资源描述:

《数电实验报告实验五加法器范文26》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验五加法器一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板1块2、74IIC001片3、74IIC861片三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。2、全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。3、多位加法器(1)串行多位加法(2)并行多位加法四、实验内容与步骤用门电路实现全加器。1.74HC00(四二输入与非门)OSS冋冋冋冃冋同ErErETETETErEI74HC00引脚图INPUTOUTPUTnAnBnYLLHLHHH

2、LHHHLNote1.H=HIGHvoltageevel;L=LOWvoltagelevel.74HC00真值表1.74HC86(四2输入端异或门)OO«<>0<>反1冋冋冃冋冋冋00ETETETETETHH<0»><0>O-“r•吞74HC86引脚图INPUTSOUTPUTSnAnBnYLLLLHHHLHHHL74HC86真值表参照图5-1搭接电路,并测试其功能记录结果在表5-1屮。图5-1小规模集成电路设计的全加器五、实验注意事项注意74HC153控制端的信号。六、实验报告要求CiiAiBiSiCi+i000001010011100101110111表5

3、-1全加器真值表写出用门电路实现全加器的设计过程,并记录实验结果。门电路实现全加器的过程:1、找到实验所需芯片、插座、实验板及其它设备;2、按照要求连接好线路;3、检验电路连接无误后,开始测试数据;全加器的真值表如下所示:Ci-1AiBiSiCi+10000000110010100110110010101011100111111实验心得:每一次的实验,都会有那么一些小问题出现。最主要的还是好好地注意一下线路的连接。有的实验板不怎么好用,所以要仔细检查。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。