基于CPLD的数字时钟设计【毕业论文】

基于CPLD的数字时钟设计【毕业论文】

ID:463403

大小:606.50 KB

页数:45页

时间:2017-08-05

基于CPLD的数字时钟设计【毕业论文】_第1页
基于CPLD的数字时钟设计【毕业论文】_第2页
基于CPLD的数字时钟设计【毕业论文】_第3页
基于CPLD的数字时钟设计【毕业论文】_第4页
基于CPLD的数字时钟设计【毕业论文】_第5页
资源描述:

《基于CPLD的数字时钟设计【毕业论文】》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、5毕业设计(20__届)基于CPLD的数字时钟设计摘要5随着电子技术的发展,当前数字系统的设计正朝着速度快、容量大、体积小、重量轻的方向发展。电子设计自动化的关键技术之一是要求用形式化方法来描述系统的硬件电路,即要用所谓硬件描述语言来描述电路。所以硬件描述语言及相关的仿真、综合等技术的研究是当今电子设计自动化领域的一个重要课题。CPLD具有编程灵活、集成度高、设计开发周期短、适用范围宽、开发工具先进、设计制造成本低、对设计者的硬件经验要求低、标准产品无需测试、保密性强、价格大众化等特点,可实现较大规模的电路设计,因此被广泛应用于产

2、品的原型设计和产品生产之中。本系统采用Altera公司的CPLD芯片EPM3128A来完成具有计时、日历、秒表三种功能。编写VHDL语言程序下载到EPM3128A上。由EPM3128A实现对键盘和显示的控制。系统能显示年、月、日、时、分、秒,并具有秒表功能。计时结果通过6个8字型LED显示。通过4个设置键,可以对计时系统的参数进行调整。关键词:CPLD;EPM3128A;VHDL;QUARTUSII5AbstractWiththedevelopmentofelectronictechnology,thecurrentdesigno

3、fdigitalsystemsismovingfast,largecapacity,smallsize,lightweightanddirection.Electronicdesignautomationisoneofthekeytechnologiesrequiredtouseformalmethodstodescribethehardwarecircuit,whichusetheso-calledhardwaredescriptionlanguagetodescribethecircuit.Sothehardwaredescr

4、iptionlanguageandassociatedsimulation,andintegrationoftechnologyintoday'selectronicdesignautomationisanimportantissue.CPLDhastheprogrammingflexibility,highintegration,designanddevelopmentcycleisshort,andwideapplication,developmenttools,advanceddesignandmanufacturingco

5、stislow,theexperienceofthedesigner'shardwarerequirementslow,standardproductswithouttesting,confidentiality,sopopularprices,Canachievelarge-scalecircuitdesign,soitiswidelyusedinproductdesignandproductionprototypeinto.ThesystemusesAltera'sCPLDchipEPM3128Atocompleteatime

6、,calendar,stopwatchthreefunctions.WriteVHDLlanguageprogramtotheEPM3128Aon.EPM3128Arealizedbythekeyboardanddisplaycontrol.Thesystemcandisplayyear,month,day,hour,minutes,seconds,andhasastopwatchfunction.TimingResults68fontsLEDdisplay.Through4settingsbutton,youcanadjustt

7、hetimingparametersofthesystem.KeyWords:CPLD;EPM3128A;VHDL;QUARTUSII5目录摘要3ABSTRACT41引言12总体设计32.1系统设计要求32.1.1时钟功能32.1.2秒表功能32.2系统框图43硬件设计53.1时钟电路及DSP片内资源53.1.1时钟电路53.1.2DSP片内资源53.1.3双访问RAM(DRAM)63.1.4FLASH程序存储器63.2通用定时器概述63.2.1通用定时器结构73.2.2通用定时器输入83.2.3通用定时计数器的工作模式83.3键

8、盘和显示模块103.3.1LED数码显示管结构113.3.2显示器工作原理123.3.3数码管,键盘的连接133.4JTAG仿真接口设计143.4.1F240仿真接口设计143.4.23128仿真接口设计154软件设计164.1VHDL语言的发展及

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。