欢迎来到天天文库
浏览记录
ID:37917347
大小:156.50 KB
页数:7页
时间:2019-06-02
《EDA课程设计--电子时钟》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、EDA课程设计——电子时钟BY凌步虚ZJL1在信息产业中EDA产生的影响随着大规模集成电路技术和计算机技术的不断发展,在涉及通信、国防、航天、医学、工业自动化、计算机应用、仪器仪表等领域的电子系统设计工作中,EDA技术的含量正以惊人的速度上升;电子类的高新技术项目的开发也逾益依赖于EDA技术的应用。即使是普通的电子产品的开发,EDA技术常常使一些原来的技术瓶颈得以轻松突破,从而使产品的开发周期大为缩短、性能价格比大幅提高。不言而喻,EDA技术将迅速成为电子设计领域中的极其重要的组成部分。2中国国内EDA发展情况从目前的EDA技术来看,其发展趋势是政府重视、使用普及、应用
2、文泛、工具多样、软件功能强大。 中国EDA市场已渐趋成熟,不过大部分设计工程师面向的是PC主板和小型ASIC领域,仅有小部分(约11%)的设计人员工发复杂的片上系统器件。为了与台湾和美国的设计工程师形成更有力的竞争,中国的设计队伍有必要购入一些最新的EDA技术。 在信息通信领域,要优先发展高速宽带信息网、深亚微米集成电路、新型元器件、计算机及软件技术、第三代移动通信技术、信息管理、信息安全技术,积极开拓以数字技术、网络技术为基础的新一代信息产品,发展新兴产业,培育新的经济增长点。要大力推进制造业信息化,积极开展计算机辅助设计(CAD)、计算机辅助工程(CAE)、计算
3、机辅助工艺(CAPP)、计算机机辅助制造(CAM)、产品数据管理(PDM)、制造资源计划(MRPII)及企业资源管理(ERP)等。有条件的企业可开展“网络制造”,便于合作设计、合作制造,参与国内和国际竞争。开展“数控化”工程和“数字化”工程。自动化仪表的技术发展趋势的测试技术、控制技术与计算机技术、通信技术进一步融合,形成测量、控制、通信与计算机(M3C)结构。在ASIC和PLD设计方面,向超高速、高密度、低功耗、低电压方向发展。3课程设计目的(1)加深对VHDL语言设计的理解。(2)通过对多功能数字时钟的设计加深对EDA课程的理解(3)通过对多功能数字时钟的设计了解简
4、易集成电路的设计思路(4)熟悉MAX+PLUSII仿真软件的工作方法及应用技术3.课题设计内容本次课程设计的主要目的旨在通过独立完成一个“电子时钟”的设计,达到对EDA技术的熟练掌握,提升对《EDA技术及应用》课程所学内容的掌握和应用。在本次课程设计中使用Altera公司的EPF10K10系列的FPGA芯片,基于实验室现有的EDA实验箱,实现“电子时钟”的设计要求。1、计数24小时的时钟2、修改时间(1)st修改时间控制使能端(2)Hset,Mset,Sset要修改成的时间3、带有闹钟功能;HH,MM,SS要设定的闹钟时间Lamp闹钟显示信号4.源程序及仿真波形图1.可
5、同步置数的24进制计数器模块LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYCNT24ISPORT(clk,en,st:instd_logic;cin:instd_logic_vector(4downto0);cout:outstd_logic_vector(4downto0);CQ:outstd_logic);ENDCNT24;ARCHITECTUREbehOFCNT24ISBEGINPROCESS(clk,en,st)VARIABLECQI:std_logic_v
6、ector(4downto0);BEGINIFst='1'THENCQI:=cin;ELSIFclk'EVENTANDclk='1'THENIFen='1'THENIFCQI<23THENCQI:=CQI+1;CQ<='0';ELSECQI:=(OTHERS=>'0');CQ<='1';ENDIF;ENDIF;ENDIF;cout<=CQI;ENDPROCESS;ENDbeh;仿真波形图:2.可同步置数的60进制计数器模块源程序:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;E
7、NTITYCNT60ISPORT(clk,en,st:instd_logic;cin:instd_logic_vector(5downto0);cout:outstd_logic_vector(5downto0);CQ:outstd_logic);ENDCNT60;ARCHITECTUREbehOFCNT60ISBEGINPROCESS(clk,en,st)VARIABLECQI:std_logic_vector(5downto0);BEGINIFst='1'THENCQI:=cin;ELSIFclk'EVENTANDclk='1'THE
此文档下载收益归作者所有