数电实验报告实验五加法器范文34

数电实验报告实验五加法器范文34

ID:35504771

大小:134.60 KB

页数:5页

时间:2019-03-25

数电实验报告实验五加法器范文34_第1页
数电实验报告实验五加法器范文34_第2页
数电实验报告实验五加法器范文34_第3页
数电实验报告实验五加法器范文34_第4页
数电实验报告实验五加法器范文34_第5页
资源描述:

《数电实验报告实验五加法器范文34》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、加法器实验报告班级:040812姓名:赵友学号:04081139一、实验目的1、掌握半加器、全加器的工作原理及逻辑功能。2、掌握集成加法器的应用。二、实验设备及器件1、数字逻辑电路实验板1块2、74HC2831片3、74HC041片4、74HC001片5、74HC861片6、导线若干,插座两片,电源一个。三、实验原理1、半加器不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。2、全加器考虑低位进位的加法称为全加。实现全加的电路,为全加器。3、多位加法器(1)串行多位加法(2)并行多位加法四、实验内容与步

2、骤1、用门电路实现全加器。参照图5・1搭接电路,并测试其功能记录结果在表5-1中。AiBiCi-i图5-1SiCi+1表5-1全加器真值表CmAiBiSiCi+i0000000110010100110110010101()111001111112、用集成加法器74HC283实现代码转换电路。要求:设计一个四位全加器电路,能够完成8421码到余三码的转换。74HC283的引脚图如图5-4所示,按图5-5搭接电路,并将观察输出记录结果于表5-2o514121511A1S1A2S2A3S3A4S4B1B274283B3B

3、4CICO11310图5-474HC283的引脚排列图5-58421码转换成余三码电路表5-2输入输出DCBA丫3丫2YiYo00000011000101000010010100110110010001110101100001101001011111001000111110010010五、实验注意事项1、注意74HC283控制端的信号。2、连线过程中断开线路板电源,防止因为连线错误烧毁元件。3、连线时一定不能将电源线和接地线连接错误,否则同样会烧毁元件。4、实验中各芯片不能直接插在线路板上的插座上,要通过附加的插座

4、再插上线路板。5、连接线路要规划整齐,方便后面排查错误和更改连线。六、实验心得通过实验,不仅将以前学习的理论知识加以实践验证,而且对半加器、全加器的工作原理及逻辑功能有了更加形象深刻的认识和理解,掌握集成加法器的应用,通过动手连接线路并实施验证,将理论和实践很好地结合在一起。七、实验规律1、由于74HC283采用了超前进位,故10纳秒便可以产生进位输出信号。但利用74HC283级联扩展成八位或多于八位的二进制加法器时,片间仍然是串行进位,影响运行速度,此时可在片间采用超前进位加以解决(如利用74HC182)。2、全

5、加器除了可以作为二进制加法运算外,还可以用于其他方面,如二进制减法运算、BCD码的加减运算、码组变换、数码比较、奇偶校验等。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。