欢迎使用quartus ii软件

欢迎使用quartus ii软件

ID:33902665

大小:92.50 KB

页数:6页

时间:2019-03-01

欢迎使用quartus ii软件_第1页
欢迎使用quartus ii软件_第2页
欢迎使用quartus ii软件_第3页
欢迎使用quartus ii软件_第4页
欢迎使用quartus ii软件_第5页
资源描述:

《欢迎使用quartus ii软件》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、欢迎使用QuartusII软件QuartusII开发软件为可编程单片机系统(SOPC)提供了一个完全设计环境。无论是在个人电脑上,还是UNIX和Linux工作平台上,QuartusII都可确保设计入口简单,处理速度快以及设备驱动程序简明直接。QuartusII的常用功能与设计流程如下: QuartusII的优点:QuartusII提供了丰富的图形用户界面,并辅以图文并茂,操作简单的联机帮助系统。完整的QuartusII系统包含了一个集成设计环境,其中包括了从设计入口到设备驱动程序之间的每一步。用户可在一个

2、层次结构工程中将各种不同类型的设计文件结合起来,选择最适于各个功能模块的设计入口模式。用户可在模块编辑器中根据顶层设计文件生成模块框图,另外再用模块框图,图表,AHDL文本设计文件(.tdf),EDIF输入文件(.edf),VHDL设计文件(.vhd)和VerilogHDL设计文件(.v)生成底层设计元件。独立的结构体设计入口让用户自由设计逻辑电路,而不必担心最终器件的应用问题。QuartusII先进的用户界面可以让用户同时运行多个文件,编辑多个设计文件来实现文件之间的信息传输,还可与此同时编译或仿真另一

3、个工程。用户可以浏览设计文件的整体层次,还可轻易地一个层次转到另一个。当用户打开一个设计文件时,QuartusII软件会自动运行合适的设计编辑器。QuartusII的编译器是系统的核心。自动定位错误所在位置以及详细的错误与警告信息极大地简化了设计修正过程。在设计过程中的每一步,QuartusII都会让您全身心地投入到设计中去,而不必为如何使用软件而费心。高度集成的QuartusII软件可以提高用户的工作效率与产量,使用户能够有效掌控逻辑设计环境。6设计能力:QuartusII软件具有高度集成,独立的结构体

4、封装,用于Altera可编程逻辑器件的逻辑设计,其中包括APEX20K,APEX20KC,APEX20KE,APEXII,Cyclone,CycloneII,FLEX6000,FLEX10K,FLEX10KA,FLEX10KE,HardCopyII,HardCopyStratix,MAXII,MAX3000A,MAX7000AE,MAX7000B,MAX7000S,Mercury,Stratix,StratixII,StratixGX,与Stratix II GX器件。QuartusII软件具备全面的逻辑

5、设计能力:·设计入口应用图表,模块框图,AHDL,VHDL,和VerilogHDL。·平面编辑。·逻辑锁定自增长设计·强大的逻辑分析功能·功能和时序仿真·时序分析·嵌入式SignalTapII逻辑分析仪·软件源文件输出,生成并与程序文件连接·软件工程与编译相结合·自动错误跟踪锁定·设备驱动与验证与其他EDA工具本地链接集成:QuartusII软件能够与主要设计工具本地链接集成,从而实现QuartusII软件与EDA工具之间畅通无阻的信息传输。这种本地链接集成使得QuartusII可以轻易识别出EDA工具中

6、错误所在,并能让用户快速地更正。另外,在QuartusII软件内部可以自动运行多个EDA工具,进一步在用户的设计流程中提高起集成度。QuartusII软件还可识别标准EDIF网表文件,VHDL网表文件,andVerilogHDL网表文件,还可生成VHDL与VerilogHDL网表文件,其中包括VITAL编译文件,便于为其它产业标准的EDA工具提供便利的界面。 6点击下图中的任一图框,以获得关于设计流程的更多信息。 关于设计入口用户可以使用QuartusII的模块编辑器,文本编辑器,宏功能向导插件管理器以及

7、EDA设计入口工具在工程中生成设计文件。用户可以使用模块编辑器生成图表或设计模块,或者用文本编辑器生成AHDL,VHDL,或VerilogHDL设计文件。宏功能向导插件管理器帮助用户生成自定义宏功能模块的设计文件。QuartusII软件还支持EDIF速入文件或由EDA入口和分析工具生成的VerilogQuartus映像文件。接下来详细介绍设计入口方式。 设计入口流程:6使用模块编辑器:用户可使用模块编辑器以图表和模块图的形式进入并编辑图形设计信息。模块编辑器可读取并编辑模块设计文件(.bdf)与MAX+P

8、LUSII图形设计文(.gdf).用户可以建立一个包含模块与符号的模块文件来描述设计中的逻辑电路。模块编辑器将描述各模块图,图表或符号的逻辑电路结合在工程中。用户可以在模块设计文件中用这些模块建立一个新的设计文件,当用户修正这些模块与符号的同时也就更新了设计文件并从设计文件中生成了模块符号文件(.bsf)、AHDL包含文件(.inc)和HDL文件。用户还可在编译前对模块设计进行错误分析。模块编辑器还提供了一套可以将模块与原语结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。