Quartus II软件及其使用

Quartus II软件及其使用

ID:44954889

大小:761.50 KB

页数:25页

时间:2019-11-06

Quartus II软件及其使用_第1页
Quartus II软件及其使用_第2页
Quartus II软件及其使用_第3页
Quartus II软件及其使用_第4页
Quartus II软件及其使用_第5页
资源描述:

《Quartus II软件及其使用》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、QuartusII软件及其使用1QuartusⅡ的使用及设计流程2QuartusII设计正弦信号发生器小结1QuartusⅡ是Altera公司推出的新一代开发软件,适合于大规模逻辑电路设计。QuartusⅡ软件的设计流程概括为设计输入、设计编译、设计仿真和设计下载等过程。QuartusⅡ支持多种编辑输入法,包括图形编辑输入法,VHDL、VerilogHDL和AHDL的文本编辑输入法,符号编辑输入法,以及内存编辑输入法。QuartusⅡ与MATLAB和DSPBuilder结合可以进行基于FPGA的DSP系统开发

2、,是DSP硬件系统实现的关键EDA工具,与SOPCBuilder结合,可实现SOPC系统开发。1QuartusII的使用及设计流程21.1QuartusII的图形编辑输入法在QuartusII平台上,使用图形编辑输入法设计电路的操作流程包括编辑、编译、仿真和编程下载等基本过程。用QuartusII图形编辑方式生成的图形文件的扩展名为.gdf或.bdf。为了方便电路设计,设计者首先应当在计算机中建立自己的工程目录,例如用myedamybdf文件夹存放设计.bdf文件,用myedamyvhdl文件夹存

3、放设计.vhd文件等。3编辑设计文件打开QuartusⅡ集成环境后,呈现如图1所示的主窗口界面。图1QuartusII主窗口界面打开项目导航窗口打开消息窗口打开状态窗口创建相当文本文件创建新的图形文件创建新的符号文件创建新的内存文件创建新的波形文件打开改变设置窗口开始编译开始仿真打开编程器窗口4填入项目所在的文件夹名填入顶层项目名填入底层项目名图2建立新的项目对话框(1)建立设计项目(Project)。执行File

4、NewProjectWizard命令,弹出如图2所示的建立新设计项目的对话框。5(3)进入文本

5、编辑方式。执行File

6、New命令,弹出如图3所示的编辑文件类型对话框,选择“BlockDiagram/SchematicFile”(模块/原理图文件)方式。图3编辑文件类型对话框6图5文本编辑窗口72.编译设计文件在编译设计文件前,应先选择下载的目标芯片,否则系统将以默认的目标芯片为基础完成设计文件的编译。在QuartusII集成环境下,执行Assignments

7、Device命令,在如图6所示弹出器件选择对话框的Family栏目中选择目标芯片系列名,如CycloneIII,然后在Availabledevi

8、ces栏目中用鼠标点黑选择的目标芯片型号,如EP3C16Q240C8,选择结束单击OK按键。执行Pricessing

9、StartCompilation命令,或者按“开始编译”按键,即可进行编译,编译过程中的相关信息将在“消息窗口”中出现。8图6目标芯片选择对话框9仿真设计文件仿真一般需要经过建立波形文件、输入信号节点、设置波形参量、编辑输入信号、波形文件存盘、运行仿真器和分析仿真波形等过程。(1)建立波形文件执行File

10、New命令,在弹出编辑文件类型对话框中,选择OtherFiles中的VectorWave

11、formFile方式后单击OK按键,或者直接按主窗口上的“创建新的波形文件”按钮,进入QuartusII波形编辑方式。10(2)输入信号节点在波形编辑方式下,执行Edit

12、InsertNodeorBus命令,或在波形文件编辑窗口的Name栏中点击鼠标右键,在弹出的菜单中选择“InsertNodeorBus”命令,即可弹出插入节点或总线(InsertNodeorBus)对话框,如图7所示。图7插入信号节点对话框11图8节点发现者对话框12(3)设置波形参量QuartusII默认的仿真时间域是100ns,如果需要

13、更长时间观察仿真结果,可执行Edit

14、EndTime…选项,在弹出的EndTime选择窗中,选择适当的仿真时间域。图9设置仿真时间域对话框13(4)编辑输入信号为输入信号a、b和cin编辑测试电平的方法及相关操作域MAX+plusII基本相同。(5)波形文件存盘执行“File”选项的“Save”命令,在弹出的“Saveas”对话框中直接按“OK”键即可完成波形文件的存盘。在波形文件存盘操中,系统自动将波形文件名设置设计文件名同名,但文件类型是.vwf。例如,全加器设计电路的波形文件名为“adder_1.vwf

15、”。14(6)运行仿真器执行Processing

16、StartSimulation命令,或单击StartSimulation按键,即可对全加器设计电路进行仿真。图10全加器的仿真波形154.编程下载设计文件编程下载设计文件包括引脚锁定和编程下载两个部分。(1)引脚锁定在目标芯片引脚锁定前,需要确定使用的EDA硬件开发平台及相应的工作模式。然后确定了设计电路的输入和输出端与目标芯片引脚的连接关系,再进行

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。