欢迎来到天天文库
浏览记录
ID:1507221
大小:433.50 KB
页数:10页
时间:2017-11-12
《数字显示式光电计数电路的制作》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、电子与信息学院课程设计设计报告学院电子与信息学院课程名称电子电路课程设计设计题目数字显示式光电计数电路的制作专业班级姓名学号指导教师时间9电子与信息学院课程设计数字显示式光电计数电路◆1设计任务和要求1.1设计任务:实现数字显示式光电计数器的功能,当用遮挡物挡住光电开关一下,它就自动计数一个,按一下SB就复位清零。可实现0~99的计数显示。1.2设计要求:在电源输入端输入7-9V电压,经稳压调幅成6V左右在电压,经过光电输入电路、计数脉冲形成电路、显示电路组成和显示计数部分完成电路功能。◆2总体设计方案
2、2.1方案一:图1、光电显示电路原理:如图所示电路,当光敏三极管VT1接收到红外发光二极管射来的红外光线时,VT1导通,比较器IC2-B的反相输入端6脚为低电平,7脚输出高电平,加到比较器IC2-A的反相输入端,使1脚输出低电平,则光电耦合器4N35内的发光管点亮,对应的光敏管导通,三极管VT2也导通,VT2集电极输出低电平。当有物体通过红外发光二极管VD1和接收管VT1之间,红外线被挡住,VT1截止,IC2-A的1脚输出高电平,4N35截止,VT2截止,VT2集电极输出高电平,故当有物体通过VT1时,
3、便在VT2集电极上输出计数脉冲信号,该信号送到十进制计数器,再送到译码显示电路,显示出相应的数据。缺点:输入电源需要220V较大,连接不好容易烧坏原件2.2方案二:9电子与信息学院课程设计图2光电数字显示电路原理:该电路有光电输入电路(VD,3DU12),脉冲形成电路(IC1A,IC1B组成电压比较器;光电耦合器;晶体管开关电路)和记数与显示电路等组成.当光敏三极管VD接收到红外发光二极管射来的红外光线时,3DU12中VT1导通,比较器IC1-A的反相输入端为低电平,输出高电平,加到比较器IC1-B的反
4、相输入端,使输出低电平,则光电耦合器4N35内的发光管点亮,对应的光敏管导通,三极管也导通,集电极输出低电平。当有物体通过红外发光二极管VD和接收管VT之间,红外线被挡住,VT截止,IC1-B的1脚输出高电平,4N35截止,VT截止,VT集电极输出高电平,故当有物体通过VT时,便在VT集电极上输出计数脉冲信号,该信号送到十进制计数器,再送到译码显示电路,显示出相应的数据。缺点:电路的计数脉冲形成部分比较复杂,焊接起来连线比较复杂以上电路基本都可以实现本课程项目的要求,但是经过比较改进,我们选用了以下这个
5、电路:9电子与信息学院课程设计◆3原理方框图光电输入电路(VD,VT)计数脉冲形成电路(555)倍率调节电路(IC5,IC6)显示电路组成(CD40110)计数部分图3◆4总图体电路9电子与信息学院课程设计图4光电数字显示电路◆4主要元件原理介绍4.1LED数字显示管数码管显示的数码均是由七个发光二极管构成的。每段上加上合适的电压,该段就点亮。我们在这个电路中用的是共阴型,共阴型就是七个发光管的负极都连在一起,作为一条引线。9电子与信息学院课程设计4.2CD40110CD40110计数集成电路运用该电路
6、能完成十进制的加法、减法、进位、借位等计数功能,并能直接驱动小型七段LED数码管,其逻辑功能见图。R为清零端,R=1时,计数器复位,CP为时钟端(CPU为加法计数时钟,CPO为减法计数时钟),QCO输出进位脉冲,QBO输出借位脉冲,TE为触发器使能端,TE=0时,计数器工作,TE=1时,计数器处于禁止状态,LE为锁存控制端。七段数码管器件为小型LED共阴极数码,CD40110与它配套使用可直接驱动显示。CD40110计数为十进制加计数器,逢十时自QCO端输出进位脉冲,送至下一个相同计数器CPu端(9脚)
7、将继续累加(即为十位数),由555电路组成脉冲发生器,3脚VO端输出连续脉冲加至CD40110加法输入端,调整RP,可改变脉冲速度。集成电路CD40110是可逆计数器。CD40110集计数、译码、锁存、驱动为一体的电路中VCC,VSS为电源端;a-g为数码笔段输出端;CPU为加计数脉冲输入端;CPD为减计数脉冲输入端;MP为清零端,高电平时计数器清零;QCO为进位脉冲输出端,作加法计数时,每当计数满10后输出一个进位脉冲;QBO为借位脉冲输出端,作减法计数时,每当计数满10后输出一个借位脉冲;TE为触发
8、器控制端,TE=0时计数器工作,TE=1时计数器处于禁止状态,不计数;LE为锁存控制端,当LE=0时正常显示,LE=1时显示数被锁定。图5、CD40110引脚图4.3CD4017CD4017是十进制计数器/时序译码器,内部有一个十进制计数器和一个时序译码器,图14-9是其引脚图,CP为时钟脉冲输入,上升沿计数,为允许计数,低电平有效,计数时Q0~Q9的十个输出端依次为高电平,RD为异步清零端,RD=1时Q0=1。计数器的输出Q0~Q4=1时
此文档下载收益归作者所有