st提供完整的bios存储解决方案组合

st提供完整的bios存储解决方案组合

ID:9414692

大小:49.50 KB

页数:3页

时间:2018-04-30

st提供完整的bios存储解决方案组合_第1页
st提供完整的bios存储解决方案组合_第2页
st提供完整的bios存储解决方案组合_第3页
资源描述:

《st提供完整的bios存储解决方案组合》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、ST提供完整的BIOS存储解决方案组合

2、第1 ST提供完整的BIOS存储解决方案组合STOfferspleteBIOSMemorySolution■意法半导体闪存部 CataniaPC机主板的三种体系结构主板是PC机系统的核心,它是围绕一个管理磁盘驱动器、显示器及其它外设的芯片组构成的,并提供PC机与键盘、鼠标、插接卡等输入/输出设备的互联功能,而且还可以和保存BIOS代码的闪存互连。今天,PC机主板有三种体系结构并存:基于ISA总线的传统体系结构、IntelHub体系结构,以及新出现的基于LPC总线的体系结构。传统的基于ISA总线

3、的体系结构在传统PC主板上,一个芯片组由南北桥控制器组成,北桥通过ISA总线的一个支线X-总线管理超级输入/输出(superI/O)、接插卡和BIOS闪存。ISA(工业标准)接口是IBM于上个世纪80年代开发的,这是一个低速8MHz总线,需要30多个接口信号。英特尔Hub体系结构为了在现有PC芯片组中改变对ISA总线的需求,1998年,英特尔公司推出了新一代主板。新主板基于Hub体系结构,以三个关键部件为中心:●存储器控制Hub(MCH)●I/O控制Hub(ICH)●BIOS代码存储闪存"固件Hub"在最常见设计的体系结构中,"Hu

4、b芯片组"(MCH和ICH)通过一个兼容标准LPC规范修改版1.0的LPC接口连接固件Hub。LPC是一个灵活的高速接口,时钟频率33MHz,与需要30多个接口信号的ISA总线相比,LPC只需要7-13个接口信号。ICH和BIOS闪存之间的通信是利用固件Hub(FHz时钟速率同步传输数据,这两个器件之间的通信完全符合标准LPC规范。LPC总线将取代传统主板体系结构中的ISA总线,从而成为未来主板的首选总线。完整的BIOS存储解决方案意法半导体为BIOS存储应用提供完整的闪存解决方案组合,产品范围从ISA总线兼容存储器到固件Hub和少

5、量引脚存储器。ISA总线兼容闪存工业标准闪存M29F002B、M29F040B和M29F400B非常适合基于ISA总线的PC主板的BIOS代码存储应用。M29F002B和M29F400B是2兆位(分别是4兆位)闪存,其结构由7个非对称块(分别是11块)构成,其中包括位于地址空间顶部或底部的一个16千字节的引导块。M29F040B是一个4兆位闪存,可分成8个64千字节的统一块。M29F002B和M29F040B的数据总线宽度8位,M29F400B的总线宽度8位或16位,所有存储器都可以通过一个5V单电源电压进行读取、擦除和编程操作。在

6、上电阶段,存储器处于读模式,工作方式与ROM或EPROM相同。为IntelHub设计的Hub闪存ST的产品组合还包括支持IntelHub芯片组的8位固件Hub闪存。M50F50F50F50F50F50F50LP50LP50LP50LP。●在生产线上用于编程的地址/地址多路接口。M50LP50LP50LP50FWxx固件Hub闪存一样,少量引脚器件的特性包括10s的典型字节编程时间、编程/擦除中止功能和软硬件块保护。广泛的BIOS存储用闪存产品组合意法半导体是提供宽产品线的BIOS存储用闪存产品的主要供应商之一,产品范围从传统ISA总

7、线解决方案到高速固件Hub和少量引脚闪存,目标应用包括PC机、工作站、服务器和网络电器。即将推出16兆位产品将使ST的固件Hub和少量引脚产品组合更加完善。(完)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。