alterafpga程序固化问题

alterafpga程序固化问题

ID:8853052

大小:32.77 KB

页数:6页

时间:2018-04-09

alterafpga程序固化问题_第1页
alterafpga程序固化问题_第2页
alterafpga程序固化问题_第3页
alterafpga程序固化问题_第4页
alterafpga程序固化问题_第5页
资源描述:

《alterafpga程序固化问题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、近来在用NIOS2完成一个项目,遇到一个奇葩问题:前些天,用QuartusII11.0配合Qsys搭建了NIOS2Project,程序调好了,打算用板子上的EPCS64N固化一下代码。首先,把NIOS2的ResetVector设置为EPCS基地址,EPCS基地址则配置为0x00,然后在NIOS2中导出EPCS的四个引脚DCLK,SDO,SCE,DATA0并且连接和分配,再把Dual-PourposePin都设置为RegularI/OPins。然后使用的是EDS11.0,用EDS11.0的NIOS2FlashProgrammer,可以识别CPUID(Name,Timestamp都OK),

2、发现可以正常擦出和烧写程序,但是……奇怪的事情是,RunasHardwareNIOS2程序可以正常运行。EDS11FlashProgrammer烧写之后,FPGA的硬逻辑部分可以正常运行,NIOS2的软逻辑(ELF文件生成的flsh)部分却始终无法执行,断电重启,复位都不好使,心拔凉拔凉的……按照别人帖子和Altera官方的JIC格式转化下载,同样还是NIOS2逻辑无法运行,以至于整个人都不好了。后来发现很多人都遇到这个奇葩问题,开始怀疑是软件的bug(因为不少人提到),后来把Quartus11,12.1,13.0都遍历一个遍,还是没有解决……今天,决定不用Quartus11的Qsys

3、了,随便用SPPCBuilder配置了一个系统,发现竟然可以烧写了成功了,NIOS2程序部分可以正常执行了……这尼玛太让我抓狂了……我感觉是Qsys有bug,为毛SOPC下使用NIOS2IDE就可以正常烧写,这说明我的硬件没有问题。唯一区别就是,SOPC的ECPS可以正常烧写和启动,但是Qsys搭建的系统在EPCS烧写下就boot不起来了……NiosII下载程序到串行配置芯片EPCS方法:1在SOPCBuilder内添加epcs_controller模块,将cpu的reset地址设置在epcs_controller上2重新编译Quartus3在NiosIIIDE里将systemlibr

4、ary的Programmemory(.text)和Read_onlydatamemory(.rodata)设置为onchip_mem或者sdram,编译。4下载sof文件到板子5进入NiosIIIDE,在Tool菜单下选择FLASHProgrammer,选择要下载的工程和与工程配套的.sof文件一起下载到EPCS中,注意一定要同时选择两个一起下载,hardwareimage选择custom即可,memory选择epcscontroller。系统会自动分配地址。如果不选择同时下载配置文件,会出现提示。 NiosII下载程序到CFIFLASH,配置文件到串行配置芯片EPCS的方法:1在SO

5、PCBuilder内添加CFI_FLASH模块,将cpu的reset地址设置在CFI_FLASH上2重新编译Quartus3在NiosIIIDE里将systemlibrary的Programmemory(.text)和Read_onlydatamemory(.rodata)设置为onchip_mem或者sdram,编译。4下载sof文件到板子5进入NiosIIIDE,在Tool菜单下选择FLASHProgrammer,选择要下载的工程到CFIFLASH里,配置程序下载到EPCS中(也可以不加epcs_controller模块,通过POF方式固化配置程序)不用AS接口,用JTAG口配置E

6、PCS器件,具体步骤如下:1在Quartus中打开工程,编译生成配置文件.sof2选择File->ConvertProgrammingFiles,调出ConvertProgrammingFiles对话框3Ouputprogrammingfile对话框内,Programmingfiletype选择JTAGIndirectConfigurationFile(.jic);4Configurationdevice选择使用的配置芯片,如EPCS165Filename填写输出文件名称,如output_file.jic6Inputfilestoconvert对话框内,选中FlashLoader,点击

7、AddDevice按钮,在弹出对话框中选择你的FPGA芯片7选中SOFDATA,点击Addfile按钮,在弹出的资源浏览器中找到并选中.sof文件,打开它8点击generate按钮生成output_file.jic9打开Quartus的Programmer对话框,选择JTAG模式10点击addfile按钮,选择output_file.jic文件,并将Program复选框上打勾11确定好JTAG电缆后,点击start,Quartus会先配置FPG

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。