“叮咚”门铃的设计(单片机控制)

“叮咚”门铃的设计(单片机控制)

ID:800329

大小:217.53 KB

页数:18页

时间:2017-09-05

“叮咚”门铃的设计(单片机控制)_第1页
“叮咚”门铃的设计(单片机控制)_第2页
“叮咚”门铃的设计(单片机控制)_第3页
“叮咚”门铃的设计(单片机控制)_第4页
“叮咚”门铃的设计(单片机控制)_第5页
资源描述:

《“叮咚”门铃的设计(单片机控制)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、昆明工业职业技术学院课程设计任务书设计题目:“叮咚”门铃的设计(单片机控制)班级:11级电气自动化技术1班学生姓名:学号:指导教师:周萍职称:讲师指导小组组长:教学班负责人:设计时间:2013年月日至2013年月日前言随着科技的发展,电气自动控制在生活方面应用越来越广,本文设计了一种基于单片机的“叮咚”门铃,主要有键盘,音频功率放大器,AT89C51单片机,扬声器等构成,通过单片机定时/计数器T0来产生700Hz和500Hz的频率来使扬声器发出“叮咚”声音。  在现代电子产品中,“叮咚”门铃以它成本低,方便快捷等优点占据了很大的市场空间。本课程设计是

2、基于单片机的“叮咚”门铃,通过单片机控制输出频率,由音频功率放大器LM386放大给扬声器,使之发出叮咚声。虽然功能简单,但是由于其操作简单得到了广泛的应用。 主要技术指标是当按下开关SP1,AT89S51单片机产生“叮咚”声从P1.0端口输出到LM386,经过放大之后送入喇叭。 目录 一、设计任务及方案分析……………………………….……4 1、设计要求及技术指标…………………….…..4 2、总体方案设计…………………………………….…..4 3、电气原理图………………………………………5二、单片机控制电路的各组成部分分析………….…61、AT89C

3、51芯片功能………………………………..62、信号频率发生器………………………………………113、复位电路…………………………………………….124、音频放大电路……………………………………….13 三、单片机控制电路的程序流程图……………………141、主程序流程图 ………………………………………142、中断程序流程图………………………………………15 四总结……………………………………………………...16参考文献………………………………………………….......17一、设计任务及方案分析1.设计要求及技术指标当按下开关SP1,单片机产生“叮咚”

4、声从P1.0端口输出到经过放大之后送入喇叭。设计要求及技术指标如下:1、用单片机实现定时/计数器T0来产生700HZ和500HZ的频率;2、只有当按下开关之后,才启动T0开始工作,当T0工作完毕,回到最初状态;3、“叮”和“咚”声音各占用0.5秒;2.总体方案设计 针对本课题的设计任务,进行分析得到:本次设计是利用单片机实现对扬声器发声的,控制采用按钮操作,AT89C51单片机进行控制,由音频功率放大器进行放大,最后使扬声器发出“叮咚”声音。“叮咚”门铃总体设计框图该系统的设计在总体上分为以下几个部分:1单片机控制部分; 2 音频功率放大器部分;3 

5、扬声器输出部分。 3.电气原理图二、单片机控制电路的各组成部分分析1.AT89C51简介AT89C51是一种带4K字节FLASH存储器(FPEROM—FlashProgrammableandErasableReadOnlyMemory)的低电压、高性能CMOS8位微处理器,俗称单片机。AT89C2051是一种带2K字节闪存可编程可擦除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除1000次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,

6、ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C51单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。引脚排列如图所示现在AT89S51/52已经取代了AT89C51/52。主要特性:·与MCS-51兼容·4K字节可编程FLASH存储器·寿命:1000写/擦循环·数据保留时间:10年·全静态工作:0Hz-24MHz·三级程序存储器锁定·128×8位内部RAM·32可编程I/O线·两个16位定时器/计数器·5个中断源·可编程串行通道·低功耗的闲置和掉电模式·片内振荡器和时钟电路特性概述:AT89C5

7、1提供以下标准功能:4k 字节Flash 闪速存储器,128字节内部RAM,32个I/O口线,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89C51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。管脚说明:VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P

8、0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的低八位。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。