毕业设计(论文)- 数字温度计的设计与制作

毕业设计(论文)- 数字温度计的设计与制作

ID:6814302

大小:449.50 KB

页数:35页

时间:2018-01-26

毕业设计(论文)- 数字温度计的设计与制作_第1页
毕业设计(论文)- 数字温度计的设计与制作_第2页
毕业设计(论文)- 数字温度计的设计与制作_第3页
毕业设计(论文)- 数字温度计的设计与制作_第4页
毕业设计(论文)- 数字温度计的设计与制作_第5页
资源描述:

《毕业设计(论文)- 数字温度计的设计与制作》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、数字温度计的设计与制作第一章概述1.1数字温度计总体设计方案1.1.1方案一由于本设计是测温电路,可以使用热敏电阻之类的器件利用其感温效应,在将随被测温度变化的电压或电流采集过来,进行A/D转换后,就可以用单片机进行数据的处理,在显示电路上,就可以将被测温度显示出来,这种设计需要用到A/D转换电路,感温电路比较麻烦。1.1.2方案二这里考虑到用温度传感器,在单片机电路设计中,大多都是使用传感器,所以这是非常容易想到的,所以可以采用一只温度传感器DS18B20,此传感器,可以很容易直接读取被测温度值,进行转换,就可以满足设计要求。从以上两种方案,很容易看出,采

2、用方案二,电路比较简单,软件设计也比较简单,故采用了方案二。1.2方案二的总体设计框图温度计电路设计总体设计方框图如图1所示,控制器采用单片机AT89S51,温度传感器采用DS18B20,用3位LED数码管以串口传送数据实现温度显示。主控制器LED显示温度传感器单片机复位时钟振荡报警点按键调整图1 总体设计方框图35数字温度计的设计与制作图数显温度计设计电路原理图元器件列表代号名称规格R电阻510Ω×8、1kΩ×46.8Ω×1、4.7kΩ×1V三极管VT9012×4DPY数码管4个CYS晶振12MHZ1个温度传感器DS18201个单片机芯片AT89S511个

3、缓冲器74LS2441个1.3主控制器35数字温度计的设计与制作单片机AT89S51具有低电压供电和体积小等特点,四个端口只需要两个口就能满足电路系统的设计需要,很适合便携手持式产品的设计使用系统可用二节电池供电1.4显示电路显示电路采用3位共阳LED数码管,从P3口RXD,TXD串口输出段码。第二章电路器件的描述2.1单片机AT89S51芯片的结构和性能AT89S51是美国ATMEL公司生产的低功耗,高性能CMOS8位微处理器,片内含4kbytes的可系统编程的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准8051

4、指令系统及引脚。它集Flash程序存储器既可在线编程(ISP)也可用传统方法进行编程及通用8位微处理器于单片芯片中,ATMEL公司的功能强大,低价位AT89S51单片机可为您提供许多高性价比的应用场合,可灵活应用于各种控制领域。2.1.1主要性能参数•8031CPU与MCS-51兼容•4K字节可编程FLASH存储器(寿命:1000写/擦循环)•全静态工作:0Hz-24KHz•三级程序存储器保密锁定•128*8位内部RAM•32条可编程I/O线•两个16位定时器/计数器•6个中断源•可编程串行通道•低功耗的闲置和掉电模式•片内振荡器和时钟电路2.1.2功能特性

5、概述35数字温度计的设计与制作AT89S51提供以下标准功能:4k字节Flash闪速存储器,128字节内部RAM,32个I/O口线,看门狗(WDT),两个数据指针,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89S51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。2.1.3引脚功能说明·VCC:供电电压。  ·GND:

6、接地。35数字温度计的设计与制作  ·P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。  ·P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,

7、P1口作为第八位地址接收。 ·P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。  ·P3口:P3口管脚是8个带内部上拉电

8、阻的双向I/O口,可接收输出4个TTL门电流。当P3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。