数字电路课程设计报告-数字时分秒计时器设计

数字电路课程设计报告-数字时分秒计时器设计

ID:6331307

大小:148.50 KB

页数:20页

时间:2018-01-10

数字电路课程设计报告-数字时分秒计时器设计_第1页
数字电路课程设计报告-数字时分秒计时器设计_第2页
数字电路课程设计报告-数字时分秒计时器设计_第3页
数字电路课程设计报告-数字时分秒计时器设计_第4页
数字电路课程设计报告-数字时分秒计时器设计_第5页
资源描述:

《数字电路课程设计报告-数字时分秒计时器设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、时分秒计时器设计※※※※※※※※※※2007级电子信息班※※※※数字电路课程设计※※※※※※※※※※数字电路课程设计报告时·分·秒计时器课程名称:数字时分秒计时器设计姓  名:学  号:专  业:电子信息科学与技术指导老师:2009年12月25日-20-数字电路课程设计说明书时分秒计时器设计一、设计任务及要求:设计任务:利用自己所学过的科学文化知识,设计并制作一个时·分·秒计时器,并完成设计说明书。要求:1、有时分秒计数,数码扫描显示输出;2、有清零端和计数使能端;3、在功能允许的情况下,可以自由发挥。指导老师签名:年月日二、指导老师评语:指导老师签名:年月日三、成绩

2、总分:-20-数字电路课程设计说明书时分秒计时器设计目录一、概述及设计目的·······················41.1概述····························41.2设计目的························5二、设计思路·····························6三、设计过程·····························73.1方案论证························7-20-数字电路课程设计说明书时分秒计时器设计3.2电路设计························14

3、四、系统调试与结果·······················16五、主要仪器与设备·······················18六、设计体会·····························19数字时分秒计时器设计-20-数字电路课程设计说明书时分秒计时器设计1、概述及设计目的1.1概述近年来随着科技的飞速发展,EDA的应用正在不断地走向深入。时分秒计时器的出现,解决了人们的时间意识问题,更是给人们提供了精确的时间观念,不会因为时间问题而发生纠纷。时分秒计时器是日常学习生活、电器制造,工业自动化控制、国防、实验等等的理想计时器。本设计的时分秒计时器系统

4、采用EDA软件绘图,利用计数原理,结合显示电路、电源电路设计计时器,将软件和硬件有机地结合起来,使得系统能够实现数字显示,显示时间为时分秒计数,每秒自动加1,满59秒自动向分钟位进位,秒位清零,满59分钟自动向时位进1,分秒位清零,满12小时全部清零,重新计算,能够精确地进行时间计数。其中硬件系统可以采用VHDL语言编写程序,也可以采用绘图形式,十二进制,六十进制并在EDA环境中进行观察,在仿真中就可以观察到实际的工作状态,调试波形就可以观察到程序运行结果。系统主要功能:时钟功能,在数码管上显示小时,分钟,秒钟。当其单位定位秒当期计数显示59秒时再来一个脉冲秒钟清零并

5、向分钟进一,以此类推,当满59分59秒时,再来一个脉冲则分钟秒钟清零并向小时进一,当计数为11时59分59秒时,则全部清零,重新计数。该时分秒计时器的显示有计数器的每位分别接给译码器再由显示管显示数字,以便观察。-20-数字电路课程设计说明书时分秒计时器设计1.2设计目的1、学习数字电路中的基本器件、计数器及译码显示等单元电路的综合应用。2、学习电子钟的调试方法。3、巩固和加深对MAXPLUSIICPLD开发系统的理解和应用。4、掌握硬件实验装置的方法。5、掌握综合性电路的设计、仿真、下载、调试方法。1.3功能时分秒计时器集成了计数器、译码器和驱动等电路,能对时间进行

6、精确地计时,具有清零等控制功能。设计一个可以满足以下要求的简易时分秒计时器1、时分秒计时器由六位7端LED显示器显示,其中两位显示小时,两位显示分钟,两位显示秒钟,计时范围为0时0分0秒到11时59分59秒;2、具有清零等控制功能。2、设计思路-20-数字电路课程设计说明书时分秒计时器设计2.1原理1、时分秒计时器的进制:秒钟位:计数范围为0秒—59秒,是六十进制;分钟位:计数范围为0分—59分,是六十进制;小时位:计数范围为0时—11时,是十二进制。所以系统应该包括2个六十进制计数器,1个十二进制计数器。2、时分秒计时器的基准信号:以周期为1秒的计时脉冲作为一个比较

7、精准的计时基准信号输入到秒位计数器的时钟端。3、数码管显示电路:将计数器的输出的值用数码显示需要BCD-七段数码管译码显示,将时分秒计时器的各位动态显示在数码管上。4、体统整体实现:新建原理图设计文件,将以上各个模块连接起来,构成一个时分秒计时器。3设计过程-20-数字电路课程设计说明书时分秒计时器设计3.1方案论证1、数字时分秒计时器的工作原理:数字时分秒计时器是一种常用的计时器,它能实现计数和清零的功能。它的设计原理就是利用数字电路逻辑中的知识,使用中规模集成电路芯片组合而成。其工作原理如下图所示,它是由秒信号发生器、时分秒计数器、译码电路和数码

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。