数字电子试题.docx

数字电子试题.docx

ID:62711046

大小:282.81 KB

页数:13页

时间:2021-05-17

数字电子试题.docx_第1页
数字电子试题.docx_第2页
数字电子试题.docx_第3页
数字电子试题.docx_第4页
数字电子试题.docx_第5页
资源描述:

《数字电子试题.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1.(共14分)用四选一数据选择器设计一个三委员表决电路,多数同意则通过。允许使用必要的门电路。要求列出真值表,写出表达式,画出逻辑图。图1为数据选择器的逻辑符号。“四选一MUXEAoDoDiD2D32.(共8分)由十进制计数器74160构成的逻辑电路如图2所示,画出状态转化图,分析其功能。图23.(共14分)一个同步计数器的波形如图3所示。画出此计数器的状态转换图;选用JK触发器设计此计数器,写出主要设计过程。图31、写出图1中各触发器的输出Qo和Qi的函数表达式,画出Qo和Qi对应CP的波形,设触发器的初始状

2、态均为02、已知电路及CR)、CP1的波形如图2所示,Rd为异步清零端。设触发器的初态均为0,试画出输出端Qo和Q1的波形。QoQi3所示的计数循环,3.试用74161及必要的门电路设计一计数器完成图74161逻辑符号如图所示。QoPQ1Q2Q3QccLd74161CPDoD1D2D3Cr1.时序逻辑电路如图所示。(1)写出该时序电路的驱动方程、状态方程、输出方程;(2)画该电路的状态转换图;(3)试对应X的波形(如图5所示),画Q0、Q1和Z的波形;说明该电路的功能。5.由555定时器构成的电路如图6所示,左边

3、的555定时器构成单稳态触发器,右边的555定时器可构成多谐振荡器,各参数如图。(1)计算出单稳态触发器的脉冲宽度Two(2)计算多谐振荡器的振荡周期T及占空比q。273kQUI10gFR6555VccVccUolC-V工0.1VF0.01iiF75556,2Rin110kQ—r-0Uo271kQR27所示,假设6.试用JK触发器设计一同步时序电路,其状态转换图如图输入为X,输出为F。要求写出设计过程,画出逻辑电路图。1.试用四选一数据选择器74LS153和少量门电路产生逻辑函数Y=ABC+ABC+ABCD+AB

4、D+ABC+ABCD。丫1丫2Ai>74LS153E—AoDioD11D12D13D2oD2iD22D234.分析如图所示电路,要求列出状态转换表,分析是几进制计数器。QccPQ3Q2Q1Qo74LS161CPD3D2D1DoCr6.试为某水坝设计一个水位报警控制电路,设水位高度用四位二进制数提供。当水位上升到8米时,白指示灯开始亮;当水位上升到10米时,黄指示灯开始亮;当水位上升到12米时,红指示灯开始亮。水位不可能上升到14米,且同一时刻只有一个指示灯亮。试用或非门设计此报警器的控制电路。1.如图所示的逻辑电

5、路是由边沿D触发器和J@虫发器组成的状态控制电路。回答下列问题:(1)分别写出D触发器和JK触发器的输出表达式;(2)画出如图所示的CP和X输入条件下,各触发器的输出对应的波形,设触发器的初始状态均为0。CPX试用如图所示的74HC161和必要的门电路设计实现一个10和6可变进制计数。当控制端X=1时,74HC161工作为10进制计数;当控制端X=0时,74HC161工作为6进制计数。具体要求如下:(1)画出状态转换图;(2)画出逻辑图。5.试用如图所示的CD4585、7448、共阴数码管及必要的逻辑门电路设计实

6、现一个成绩检查电路,即利用该电路检查输入成绩是否及格。要求只有当输入成绩低于60分时,显示F,其它情况不显示任何信息。请画出电路图并简单说明电路工作原理。假设输入的数值为2位BCD编码。6将下列门电路的输出逻辑表达式或者逻辑值填写在括号中CMOS电路,图中给予标注,未加标注的为TTL电路。F2工10KQFi=(JO-1MQF2=(CMOS_10QF4=(F6F4F5=(F6=(A=F70&F8vOENF7=(F8=(7写出Y1和Y2的函数表达式。ABC与阵列Y1Y211五、(共10分)分析下图所示电路:⑴画出74

7、161(四位二进制加法计数器)Q3Q2Q1Q0的状态转换图。假设Q3Q2Q1Qo的初始状态均为0。(2)写出输出函数F的逻辑表达式F(A2,A1,Ao)的最小项之和形式。(3)画出输出函数F随时钟CP变化的波形图。假设Q3Q2Q1Q0的初始状态土匀为0。CPSi10S3A1AoQoQ1&P74161LdTCPcrDoD1D2D3Q3小QccA2741381O_F1£R一_F4F5_E6F7CP_IIIICP分析下面的时序逻辑电路,写出其输出方程,驱动方程,状态方程,画出状态转换图,说明电路的功能及电路能否自启动。

8、六、用一片74161和必要的逻辑门电路设计一个可控计数器,要求当控制信号M=1时,实现5进制计数器;而当控制信号M=0时,实现12进制计数器。画出所设计的可控方t数器的逻辑电路。74161的逻辑符号如下—P—T一CPQ0Q1Q2Q3QccDoD1D2D3Cr74161七、用555定时器、两个电阻R和R2、两个电容G=10科F和C2=0.01WF,设计一个占空比为0.6、振

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。