武汉科技大学EDA卷.docx

武汉科技大学EDA卷.docx

ID:62202842

大小:30.33 KB

页数:4页

时间:2021-04-21

武汉科技大学EDA卷.docx_第1页
武汉科技大学EDA卷.docx_第2页
武汉科技大学EDA卷.docx_第3页
武汉科技大学EDA卷.docx_第4页
资源描述:

《武汉科技大学EDA卷.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、试题2009年~2010年第二学期课程名称:EDA技术及应用专业年级:考生学号:考生姓名:试卷类型:A卷■B卷□考试方式:开卷□闭卷■⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯⋯一、填空(20×1分=20分)1SOPC英文:和中文:。2VHDL英文:和中文:。3FPGA英文:和中文:。4A为实数类型的变量,A:=16#0E.04#E+2;--A的值为。5元件例化的作用由和两部分组成6VHDL源程序的文件名应与相同,文件类型是(后缀名),否则无法通过编译。7VHDL的数据对象包括、和,它们

2、是用来存放各种类型数据的容器。8VHDL允许定义两种不同类型的数组,即数组和数组。9标准逻辑位有九种定义值‘X表’示强未知;‘1表’示强1;‘U表’示未初始化;‘W’表示;‘Z表’示。10一般硬件描述语言可以在三个层次上进行电路描述其层次由高到低依次可分为行为级,RTL级和。二、选择题(10×2分=20分)1结构体中的语句是,进程中的语句是。A顺序的,并行的;B并行的,顺序的;C顺序的,顺序的;D并行的,并行的。2进程中的信号赋值语句,其信号更新是_____。A按顺序完成;B比变量更快完成;C在进程的最后完成;D都不对。3VHDL

3、语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两注:1、教师命题时题目之间不留空白;2、考生不得在试题纸上答题,教师只批阅答题册正面部分,若考生须在试题图上作解答,请另附该试题图。3、请在试卷类型、考试方式后打勾注明。(第1页)部分,结构体描述___________。A器件外部特性;B器件的内部功能;C器件的综合约束;D器件外部特性与内部功能。4下列标识符中,__________是不合法的标识符。AState0;B9moon;CNot_Ack_0;Dsignall。5关于VHDL中的数字,请找出以下数字中最大的

4、一个:__________。A2#1111_1110#;B8#276#;C10#170#;D16#E#E1。6下面既是并行语句又是顺序语句的是。A变量赋值;B信号赋值;CPROCESS语句;DWHEN⋯ELSE语句。7在VHDL中,用语句()表示clock的下降沿。Aclock’EVENT;Bclock’EVENTANDclock=’1’;Cclock=’0’;Dclock’EVENTANDclock=’0。’8下列关于VHDL中信号说法不正确的是:。A信号赋值可以有延迟时间;B信号除当前值外还有许多相关值,如历史信息等,变量只有

5、当前值;C信号可以是多个进程的全局信号;D号值输入信号时采用代入符“:=”,而不是赋值符”<=,”同时信号可以附加延时。9下列不是并行语句的是。A块语句,进程语句;BIF语句,CASE语句;C子程序调用,元件例化;DSELECT语句,生成语句。10VHDL数据对象有三种,下列那另一种不是。A变量;B常量;C矢量;D信号量。三、简答(4×5分=20分)1简述WHEN-ELSE条件赋值语句和IF-ELSE顺序语句的异同。注:1、教师命题时题目之间不留空白;2、考生不得在试题纸上答题,教师只批阅答题册正面部分,若考生须在试题图上作解答,

6、请另附该试题图。3、请在试卷类型、考试方式后打勾注明。(第2页)2描述VHDL的程序结构。3阐述过程和函数的区别。4阐述BIT,BIT_VECTOR,STD_LOGIC和STD_LOGIC_VECTOR的不同。四、程序分析题(每小题均有错误,指出错误之处并说明错误原因)(共10分)1分析以下程序段中的赋值语句,判断正误并指明错误原因。(2分)VARIABLEA,B,C:BIT;SIGNALK,L,M,N:BIT;...A<=CANDB;N:=M;K<=L;2指出以下CASE语句中的语法错误。(2分)SIGNALvalue:INTE

7、GERRANGE0TO15;SIGNALout1:STD_LOGIC;...CASEvalueISWHEN0=>out1<=‘1’;WHEN1=>out1<=‘0';ENDCASE;...3指出下列程序段中的错误。(2分)LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYMUX21ISPORT(A,B:INSTD_LOGIC;SEL:INSTD_LOGIC;C:OUTSTD_LOGIC);ENDENTITYMUX21;ARTHITECTUREONEOFMUX21ISBEGINPROCESS(

8、A,B,SEL)BEGINIFSEL=‘0’THENC:=A;ELSEC:=B;ENDIF;ENDPROCESS;ENDARTHITECTUREONE;4下面程序段中CLK(时钟端),CLR(清零端)均定义为BIT类型,CNT定义为INTEGER类

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。