第五章同步时序电路答案.doc

第五章同步时序电路答案.doc

ID:62059323

大小:1.85 MB

页数:16页

时间:2021-04-16

第五章同步时序电路答案.doc_第1页
第五章同步时序电路答案.doc_第2页
第五章同步时序电路答案.doc_第3页
第五章同步时序电路答案.doc_第4页
第五章同步时序电路答案.doc_第5页
资源描述:

《第五章同步时序电路答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、个人收集整理勿做商业用途第五章同步时序电路5.1、分析图5-83所示时序电路,作出它的状态表和状态图。作出电平输入X序列为1011100时电路的时序图。⊕DCPQQCPXZY图5—83X01010/11/11/10/0CPXZ初态为“1”解:101/11/00/10/15。2、分析图5—84所示时序电路,作出它的状态表和状态图并作当X1=1111110及X2=0110110KJCPQQKJCPQQCPXZY1Y0图5—84时的时序图(设触发器初态为“00”).解:X/Z011000110/11/10/11/10/11/10/11/0CPXZCPXZ“1”Q1nQ0nXQ1n+1Q0n

2、+1Z000001001011010001011101100001101111110001111110个人收集整理勿做商业用途5.3、分析图5—85所示时序电路,作出它的状态图和时序图.起始状态Y2Y1Y0=000。DCPQQDCPQQDCPQQ+CP012图5—85Q2nQ1nQ0nQ2n+1Q1n+1Q0n+1000001001010010011011100100000101010110010111000010000001011100111101110解:逻辑功能:可自启动的同步五进制加法计数器.5.4、画出图5—86所示时序电路的状态图和时序图,起始状态为Y3Y2Y1Y0=00

3、01.Y3Y2Y1Y00001100001000010QQJK3QQJK2QQJK1QQJK0CP图5—86Y0Y1Y2Y3逻辑功能:移位寄存器型四进制计数器。5.5、画出图5—87图所示同步十进制减法计数器的状态图和时序图.CPZ1001100001110110010101000011001000010000/0/0/0/0/0/0/0/0/0/1/0101010111110111111001101/0/0/0/0时序图:状态图:个人收集整理勿做商业用途5.6、分析于5—88所示集成电路的原理,列其功能表,定性画出表示的配合关系的波形图,并分析这些参数与内部电路开关参数的关系.:当

4、为00时,并入,时移位∴为1时,保持。功能0xxxx~xx0~0清”0"100x并入110x~x移位1x1xx~x保持D0~D3、DS00011CK×;;。:由,可以不变,变化不影响,即由并入转到保持,应为,二级或非门的传输时间即可,最大为二级或非门加一级与非门+的即可!个人收集整理勿做商业用途5。7、画出在图5-88电路中加上如图5—89所示输入波形时输出波形。图5—89清零Q0Q1Q2Q3保持并入移位保持5。10、图5—92所示电路是为某接收机而设计的分频电路,初始状态为“00”,问:(1)当X1X2=“00”;(2)当X1X2=“01”;(3)当X1X2=“11”时,各种状态为

5、几分频?画出波形图.解:(1)当X1X2=“00”;初始状态为“00”时:图5—92“1”逻辑功能:电路实现2分频。(2)当X1X2=“01";初始状态为“00"时:逻辑功能:电路实现3分频。(3)当X1X2=“11”;初始状态为“00”时:逻辑功能:电路实现4分频。个人收集整理勿做商业用途5.11、同步4位二进制计数器的功能表及逻辑符号如图5—93(a)所示.如果同步二进制计数器按图5—93(b)所示电路连接,要求:(1)列出该计数器的计数顺序。(2)QD端输出是几分频、占空比是多少?000001001100001001101110000101011101001101111111(

6、1)(2)QD端输出是12分频,占空比是50%。0001100101011101001100111011011111115。12、将图5—93(a)所示4位同步二进制计数器接成图5—94所示电路。问:(1)M=“1"时,A端输出为几分频;(2)M=“0”时,A端输出为几分频;(3)占空比是多少?解:(1)M=“1”时:ACP“1”000010000100110000110011101101111111001010100110111000110001100101011101A端是8分频;占空比为25%。(2)M=“0”时:CPAA端是16分频;占空比为12。5%。个人收集整理勿做商业用

7、途5.13、由图5—93(a)所示4位同步二进制计数器接成图5—95所示电路,画出输出端QD的波形,说明QD为几分频。图5—95解:00000010101011100001001110110111111101101110CKQD为10分频。5.14、图5—96(a)所示逻辑符号为4位并行通道移位寄存器及功能表。分析图5—96(b)所构成的逻辑图:(1)写出状态图;(2)画出CK与QD对应的波形图.图5—960000100001001010010100101

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。