数字电子技术-第六章-习题课.ppt

数字电子技术-第六章-习题课.ppt

ID:61784567

大小:1.24 MB

页数:34页

时间:2021-03-20

数字电子技术-第六章-习题课.ppt_第1页
数字电子技术-第六章-习题课.ppt_第2页
数字电子技术-第六章-习题课.ppt_第3页
数字电子技术-第六章-习题课.ppt_第4页
数字电子技术-第六章-习题课.ppt_第5页
资源描述:

《数字电子技术-第六章-习题课.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、①列移位状态表②确定DL的取值,求驱动方程:周期序列:0000110140110105110100610100070100008100001态序DLQAQBQCQD序列0000011000011200011030011010××010××0×111××001×0110010110100QAQBQCQDDL解:例1:用移位寄存器74LS194构成周期序列00001101产生器。③电路S1S0=10—左移思考:请检查自启动功能。例2:用移位寄存器74LS194构成4位m序列(111100010011010)产生器。解:11110001001101011110001

2、111111011001000000100100100100100110011110110101011011111110101移位状态分析:15个独立状态,左移。状态变化顺序111100010011010111100011111110110010000001001001001001001101101101101010110111111101010001001001001001001101101101101001011011011111111100111010000000QAQBQCQD状态图:4100010500010060010017010011150111

3、10810011090011011001101011110101121010111301011114101111态序序列QAQBQCQDDL011110111110021110003110001移位状态表:思考:⑴添加自启动电路。⑵只添加1个或非门可否实现自启动。CPCLRS1S0SRABCDSLQAQBQCQD74194101CP=1序列输出CPCLRS1S0SRABCDSLQAQBQCQD7419411CP=1序列输出≥11111当194状态为:QAQBQCQD=0000时,S1S0=11,进行置数,使QAQBQCQD=1111。例3.计数译码型序列信号发

4、生器设计以计数器161为核心,产生000100110101111序列的信号发生器。选自《电子线路设计·实验·测试》(谢自美)分析:15位序列码,对应15个状态,故整个电路可用15进制计数器和译码电路组成。序列信号状态表:15个计数状态对应的序列输出10电路:100001111000011110Q3Q2Q1Q01111111×1“1110”与非,置0法构成15进制计数器。例4:用移位寄存器74LS194构成“1101”序列检测器当X依次输入1、1、0、1时,输出Z=1;否则Z=0。因此Z表示检测到“1101”序列。CPCLRS1S0SRABCDSLQAQBQCQ

5、D101CPZX&1说明:最后一个1还可以作为下一组“1101”的第一个1,这称为允许输入序列码重叠。这种序列检测称之为重叠型序列检测器。思考:用74194设计一个非重叠型序列检测器。如输入为:00110110110100时,输出为:00000100000100741941101例5用可逆计数器74LS191实现12归1计数①异步置数,LD低有效。②使能控制端S,S=1保持;S=0,计数③加/减控制端(D/U),(=0加计数,=1减计数)④进/借位输出端Co/Bo,当加计数到15,或减计数到0时,Co/Bo=1。讲解:1.用1片74191加1个D触发器实现12

6、归1电路。思考:2.用2片74191设计12归1电路。/S/LDCo/Bo/RCoU/D(1)列计数状态表(2)翻转规律,共有两次翻转:①0,1001后,十位翻1,个位清0,(用置0构成十进制,控制信号可由暂态0,1010产生)②1,0010后,十位翻0,个位置0001,(十位用清0法,个位由减1得到。控制信号可由暂态1,0011产生)异步置数,LD低有效逻辑图:M=QE·QB(对应10010)1、LD=QD·QB(1010)用置0法构成十进制计数,同时产生十位CP信号。2、M=QE·QB(10010)变加为减计数(M=0时:加;M=1时:减)。下一个CP使个

7、位减1。3、RD=M·QA在M=1(10010)之后,个位减1→QA=1→十位清0。控制方程:输出:QEQDQCQBQA①LD=QB•QD用置0法构成十进制计数。QDQCQBQA=1010时置0→0000→产生触发器的CP,使其由0→1。②M=QE•QB变加为减计数(M=0时:加;M=1时:减)当计数到10010时,M=1,变加为减。这样,下一个脉冲(第13个CP)来时,个位由0010减成0001(完成个位归1)。③RD=QA•M十位清0。分析:M在计数到12(10010)时才为M=1,在第13个CP使个位减1(QA=1)后。触发器清0端RD=0→QE=0(完

8、成十位清0)。例6用161实现12归1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。