IC版图与非门实验报告.doc

IC版图与非门实验报告.doc

ID:61485815

大小:345.50 KB

页数:6页

时间:2021-02-05

IC版图与非门实验报告.doc_第1页
IC版图与非门实验报告.doc_第2页
IC版图与非门实验报告.doc_第3页
IC版图与非门实验报告.doc_第4页
IC版图与非门实验报告.doc_第5页
资源描述:

《IC版图与非门实验报告.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实验报告《集成电路版图设计》----------------双与非门版图设计班级:实验名称:双输入与非门指导教师:姓名学号:实验时间:2011.5.20一、设计过程1、进入linux系统,打开新建终端,进入cadence软件界面。命令:开启证书文件:lmli打开cadence:icfb&打开calibre:clmliA.建库,步骤如下图所示:File-New-Library,新库命名为nand,点击OK。A.选择0.18的工艺库为我们新库的类型,点击OK,此时我们的库就建好了。B.在所建的库里新建一个cellview。新建c

2、ellview步骤:File-New-Cellview,。绘制原理图:图一电路原理图2、生成版图:点击Launch—LayoutXL就会弹出版图窗口版。3、选择左下方第一个图标,将原理图中的元器件调入版图中4、开始绘制版图,考虑匹配问题图二版图的绘制三、验证过程下面进行drc验证,点击Rules选择Calibre下拉菜单中的calibre.--->drc,设置如下:图三DRC仿真点击图三中的RunDRC,运行之后,得到结果如图:图中的四个错误是所用金属覆盖面积不够的问题,可以不必考虑。图四DRC验证结果下面进行LVS验证,选

3、择TSMC库文件中的LVS规则,参数设置如下:图五LVS验证运行结果如下:右方出现两个可爱的笑脸,则说明验证通过。图六LVS验证结果四、结论:画出原理图之后,通过自动调用元器件,自动添加到版图设计的窗口中,并按照tsmc库的工艺要求进行连线,考虑到面积的大小,以及电路匹配的问题,选取最优的布局。版图绘制完成之后,对版图进行DRC验证,通过DRC验证窗口提示的错误信息列表返回对版图进行修改。最后使得版图DRC验证时只提示因为金属引线的密度问题的错误提示。最后进行LVS验证。并根据LVS反馈窗口对版图进行修改,最后LVS验证通过

4、时会有一个笑脸的提示。五、心得体会:这一次画的与非门电路的版图,总体上电路比较简单,但是在版图的绘制过程之中还是要细心,注意工艺的最小线宽或者最小的距离的要求。画图过程很考验耐心与细心程度,一不小心就要出差错。所以在绘制过程中要细心。在版图的布局中要注意布局的要求,尽量能够减小面积。若果是大型的电路中的一个模块的话,则要综合考虑引线的布局。通过这一次的实验,让我基本掌握了版图绘制的基本步骤,在绘制过程中应该注意的工艺要求,以及DRC,LVS验证的方法。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。