150kw调幅广播发射机控制系统设计和实现

150kw调幅广播发射机控制系统设计和实现

ID:5983484

大小:28.00 KB

页数:6页

时间:2017-12-30

150kw调幅广播发射机控制系统设计和实现_第1页
150kw调幅广播发射机控制系统设计和实现_第2页
150kw调幅广播发射机控制系统设计和实现_第3页
150kw调幅广播发射机控制系统设计和实现_第4页
150kw调幅广播发射机控制系统设计和实现_第5页
资源描述:

《150kw调幅广播发射机控制系统设计和实现》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、150kW调幅广播发射机控制系统设计和实现  摘要:数字频率合成技术是近代通信系统的重要的一个组成部分,在电子系统以及无线电技术中的应用都是非常广泛的。为了满足现代电子技术迅猛的发展,电子系统对信号源的要求指标也变的越来越高,在满足高频率分辨率等基本指标体系的同时也要满足快速变频、低功耗的指标,该文对DDS进行了一些简单的探讨。关键词:寄存器;FPGA;DDS;D/A中图分类号:TP311文献标识码:A文章编号:1009-3044(2013)17-4130-02数字频率合成器DDS(DirectDigitalFr

2、equencySynthesizer)是多用及专用芯片的形式实现。目前很多公司都自己生产出了具有优越性能的频率合成器的专用的芯片,由于目前一些许多公司自己成产出来的具有专用功能的芯片在大多数使用的情况下都不能够再满足广大的使用者的要求,因而我们现在研究采用大规模集成电路FPGA来进行去实现能够具备有特定功能的数字频率合成器是具有着非常重要的意义。1DDS的概述6在现代的工业自动化系统中,往往需要采用一些信号来作为测量的基准信号或者是输出的信号。为了满足现代电子技术迅猛的发展,现代的电子测量技术在对信号频率的精确度

3、和稳定度的要求上已经变得越来越严格。因而对信号源采用直接数字频率合成器DDS(DirectDigitalFrequencySynthesizer)来进行实现,以这种方法设计出来的信号源能够满足在调制状态的工作下,能够对输出电平的进行调节。数字频率合成器的基本结构包括:相位累加器、正弦查找表、数模转换器以及低通滤波器。1.1频率合成器的基本概念以及主要的技术指标频率合成器的基本概念就是指从一个或者多个高稳定和准确的参考频率,经过多种技术的处理,生成大量的频率输出。技术处理的方法:可以用传统的硬件实现频率的加、减、乘

4、、除等基本运算,也可以采用锁相技术或者是各种数字技术和计算技术。频率合成可以化分为许多的种类,比如可以分为两大类:非相干合成和相干合成。相干合成又可以化分为(1)直接合成(2)间接合成(3)直接数字频率合成(4)混合式频率合成。频率合成器的基本技术指标包含了六个方面:(1)频率范围(2)频率分辨率(3)频率切换时间(4)谐波抑制和杂散抑制(5)长期频率稳定度(6)短期频率稳定度。1.2DDS技术的工作原理和主要特点正弦输出DDS的原理框图如图1所示。6工作原理为:相位累加器在频率控制字K的控制下,采样频率使用参考

5、的时钟频率,产生的数字线性相位序列为等待合成信号,然后地址码采用相位累加器的高N经过正弦查找表变换以后。产生的M位对应信号波形的数字序列,经过数模转化器以后再经过低通滤波,输出时钟频率。2用FPGA实现DDS的设计FPGA是由可编程逻辑功能块CLB、可编程输入输出模块IOB和可编程内部连线资源PO三部分组成的。大规模集成电路的结构不仅仅能够满足高速信号处理的需求,而且它相较与同样作为高速处理信号的处理器DSP具有着非常大的不同,FPGA芯片在编程语言上比DSP要先进很多,多采用VHDL,Verilog等,使编程相

6、对变得比较容易。FPGA芯片使用与ASIC系统设计所以采用FPGA芯片来实现DDS的设计。DDS是以多用或者专用芯片形式实现,但是DDS有两个主要的缺点:输出的波形的宽带相对比较的狭窄;输出的信号波形的杂散相对比较的严重。而且一旦频率源需要以宽带作为输出时,就会需要极易引起造成杂散恶化的倍频,因此我们往往在使用数字频率合成器进行频率合成技术时,宽带的输出和抑制杂散就是一对相互处于对立面的因素,因此,在DDS研制时,我们就必须考虑到如何对抑制杂散和宽带这两个对立的因素进行恰当的折中,因此,我们不仅仅可以考虑采用增加

7、只读存储器的寻址的地址线,也可以从数据幅度的角度和数模转换器的精度方面,来降低杂散。6我们采用FPGA实现任意波形的发生器的根本是基于DDS的基本原理来实现,所以DDS的几个基本的部分都应当具备。而实现任意波形的关键点在于需要把存放波形量化表的ROM变成可以改写的RAM,这样就可以通过与RAM的接口改变存放在波形RAM中的数据进而实现任意波形的发生。DDS任意波形发生器主要包括:控制部分、波形RAM、数模转换以及控制部分等几个模块。控制电路主要是由输入寄存器模块和地址分配模块组成,单片机通过不同的地址来选题FPG

8、A的各个模块进行工作。输入寄存器模块的主要功能是接收单片机写入的频率控制字和相位控制字。本设计采用了16位相位控制器和32位相位累加器。时序波形图如图2。相位累加器多采用流水线结构,这种结构是利用空间换取时间的设计方法,以把电路设计复杂化为代价来提高电路的工作速度,因此流水线累加器要比普通的累加器的结构复杂的多。根据DDS原理我们知道,一个完整的DDS系统在一个相同的信号

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。