2019年 电子技术综合设计内容要求88713 ppt课件.ppt

2019年 电子技术综合设计内容要求88713 ppt课件.ppt

ID:59438330

大小:1.36 MB

页数:55页

时间:2020-09-18

2019年 电子技术综合设计内容要求88713 ppt课件.ppt_第1页
2019年 电子技术综合设计内容要求88713 ppt课件.ppt_第2页
2019年 电子技术综合设计内容要求88713 ppt课件.ppt_第3页
2019年 电子技术综合设计内容要求88713 ppt课件.ppt_第4页
2019年 电子技术综合设计内容要求88713 ppt课件.ppt_第5页
资源描述:

《2019年 电子技术综合设计内容要求88713 ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、《电子技术综合设计》主要内容1.题目:多功能数字钟2.技术指标:①基本功能实现60秒、60分、24小时的计数、译码、显示;具有校准功能;自带秒脉冲信号发生器②扩展功能定点报时闹时控制仿广播电台整点报时自动报整点时数③提高功能小时的计数要求为“12归1”一、设计说明书包括的主要内容3.功能要求计数电路:用CC4518计数器译码电路:用CC4511译码显示电路:用LG5011AH共阴数码管秒脉冲信号发生器:用555构成多谐振荡器(用发光二极管作输出显示)4.器件要求5.设计要求①按功能要求设计每个单元电路;提供芯片管脚图及功能表,首先设计单元电路并简述工作

2、原理;然后系统级联;②对调试中出现的主要问题应作出分析,从理论和实践的结合上讲清故障原因及改进措施;③总结本设计的特点和存在问题及改进措施;④收获和心得体会;⑤附录(电路图、元件清单);⑥参考文献;(1).CC4518双BCD同步加法计数器管脚图(国外同类型号:CD4518、MC4518)6.芯片介绍计数状态表功能表(硬件芯片)60进制计数电路(个位向十位的进位脉冲,需用Q4的下降沿,接EN端。)(2).CC45117段锁存/译码/驱动器(国外同类型号:CD4511、MC4511)管脚图:功能表:(1)灯测试功能:LT可检查七段显示器各字段是否能正常发

3、光。当LT=0时,不论Q0-Q3状态如何,七段全部显示,以检查各字段的好坏。(2)消隐功能:当BI=0时,输出a-b都为低电平,各字段熄灭。(3)数码显示:当BI=1、LT=1、、LE=0,译码器工作,当Q3Q2Q1Q0端输入8421BCD时,译码器对应的输出端输出高电平1,数码显示相应的数字。(4)锁 存:在LE从“0”转换到“1”时,输出显示由输入的BCD码决定。(3).LC5011-11LED/7段(共阴极)数码管((3、8)译码/显示电路:1.数码管内部已将3端、8端连接在一起,所以使用时,3端接地,8端悬空)。2.限流电阻计算:数码管的工作电

4、压为UD(手册数据),工作电流为I(手册数据),译码器输出的高电平Ua~g,则限流电阻上的电压应该为U-UD,限流电阻阻值:R=(Ua~g-UD)/I图2—560进制计数电路图2—624进制计数电路24进制计数电路工作原理:60进制计数电路工作原理:7.电路设计(1).CC4518构成60、24进制计数电路(2).60进制计数、译码、显示单元电路需要说明工作原理:注意:仿真软件中,3个控制端需全部接高电平。(3).24进制计数、译码、显示单元电路需要说明工作原理:*系统启动后,发现秒个位进行计数还未向秒时位进位时,其高位自动生成1,这是软件所存在的漏洞

5、;*为了解决这一问题,需要在电路中加入消1功能。问题:触发器的CP是否可以接Q0A-Q2A端?(5).系统消1方法---1(5).系统消1方法---2个位计数器从0000计数到0111期间,03A=0,a=0,十位未开始计数b=0,所以MRB=C=1,十位计数器清0;个位计数到1000—1001时03A=1,MRB=C=0,十位处于计数状态;个位计数第10个CP到来后(状态由1001到0000)CP1B=03A出现下降沿,十位计数器进行计数;Q0B=1,b=1,C=0保持计数状态。注意:CP1B=03A出现下降沿经过2个与门延时,滞后十位计数。(5).

6、系统消1方法---3(5).系统消1方法----4(5).系统消1方法----5原理:上电瞬间D触发器状态随机Q=0,4518的VDD=0,芯片不工作,译码显示为0(躲避了软件设计出现的上电瞬间多计一个1); 第一个CP上升沿到来后,触发器导通翻转,Q=1,4518的VDD=1处于高 电平状态,满足4518的工作条件。原理:1.上电瞬间,个位的FF1随机状态Q1=0,个位计数器不工作,第一个CP1使FF1翻转,个位Q1=CP0A=1,等CP1计数器开始计数。2.个位FF1翻转后Q1=D2=1,个位计数到(1000)时,CPD2=Q3A产生时,十位FF2

7、翻转,CP0B=Q2=1,个位计数从(1001)计数到(0000)时,十位正常计数。(5).系统消1方法----61.当CP1上升沿到来,F1=CP0A=1,同时这个1反馈到输入端,维持F1始终为1;CP1下降沿到来个位计数器开始计数。2.个位计数器计到(1001)时,与门F3输出为1,或门F2=CP0B=1,同时这个1反馈到输入端,维持F2始终为1;个位计数器由(1001)到(0000)时,十位CP1B得到下降沿,开始计数。原理:(5).系统消1方法----7(5).系统消1方法----8(1).555构成多谐振荡器(f=1HZ)555芯片介绍:10

8、.秒脉冲发生器图2—1555芯片管脚由三个相等电阻组成的分压器一个基本RS触发器一个晶体管T一

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。