第8章 DSP应用系统设计ppt课件.ppt

第8章 DSP应用系统设计ppt课件.ppt

ID:59211036

大小:3.97 MB

页数:43页

时间:2020-09-26

第8章 DSP应用系统设计ppt课件.ppt_第1页
第8章 DSP应用系统设计ppt课件.ppt_第2页
第8章 DSP应用系统设计ppt课件.ppt_第3页
第8章 DSP应用系统设计ppt课件.ppt_第4页
第8章 DSP应用系统设计ppt课件.ppt_第5页
资源描述:

《第8章 DSP应用系统设计ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第八章DSP应用系统设计§8.1DSP最小系统设计§8.2DSP扩展系统设计§8.3DSP软件系统设计与调试§8.4小结【重点难点】★系统电源★时钟电路★外扩存储系统★CPLD系统DSP最小系统设计§8.1DSP最小系统设计图8-1最小系统组成DSP最小系统设计§8.1.1系统电源图8-2TPS767D301引脚排列图DSP最小系统设计电源设计方式:★独立设计两路电源分别给芯片内核和I/O供电;★采用同一个电源分别为内核和I/O供电。(式8.1)Vref:内部参考电压,一般取值为1.1834V;R1、R2

2、:通过电流在50μA左右,推荐选择R2=30.1KΩ。DSP最小系统设计图8-3电源电路原理图1DSP最小系统设计图8-4电源电路原理图2图8-5电源旁路电容DSP最小系统设计DSP最小系统设计§8.1.2复位电路为保证DSP芯片在电源未达到要求的电平时,不产生不受控制的状态,必须在系统中加入电源监控和复位电路。复位电路的设计要求:★确保复位低电平时间足够长,以保证DSP可靠复位;★保证良好的稳定性,以防止DSP误复位。DSP最小系统设计图8-6TPS3307-33-EP引脚图DSP最小系统设计图8-7T

3、PS3307-33-EP内部结构图DSP最小系统设计图8-8复位电路原理图DSP最小系统设计§8.1.3时钟电路图8-9无源晶体时钟电路DSP最小系统设计§8.1.4JTAG接口图8-10JTAG引脚接口DSP最小系统设计图8-11JTAG接口电路DSP最小系统设计§8.1.5DSP其它引脚电路图8-12部分需要上拉的引脚DSP最小系统设计图8-13XF引脚测试连接原理图DSP扩展系统设计§8.2DSP扩展系统设计DSP扩展系统设计§8.2.1音频编解码电路DSP扩展系统设计图8-16TLV320AIC2

4、3B引脚排列DSP扩展系统设计图8-17数字电源电路原理图图8-18时钟部分原理图DSP扩展系统设计图8-19音频编码电路原理图DSP扩展系统设计§8.2.2外扩存储系统图8-20SST39VF800内部逻辑图图8-21IS61LV25616内部逻辑图DSP扩展系统设计DSP扩展系统设计§8.2.3CPLD及显示系统图8-22JTAG电路设计(CPLD)DSP扩展系统设计图8-23LED显示电路DSP扩展系统设计图8-24数码管显示电路DSP扩展系统设计图8-251602显示电路DSP扩展系统设计§8.2

5、.4PCB电路设计PCB采用了大规格的四层电路板设计,第一层到第四层分别是主布线层、电源层、电源地层和次要布线层。将音频编解码器的模拟电路部分与其他电路进行了隔离处理:首先分离模拟部分的“地”和其他部分的“地”,然后再用磁珠将这两块“地”铺铜相连。DSP扩展系统设计§8.2.5系统硬件调试认真检查PCB电路板。首先应将电路板与设计原理图进行仔细比对,查看电路板是否有明显的错误。之后,最好借助万用表的二极管测试档进一步判断电路板连线是否有误。重视元器件焊接过程的监控。先从电源模块开始焊接。然后,依次完成音频

6、电路、FLASH、SRAM、CPLD以及相关外围电路的焊接及调试。§8.3DSP系统软件设计与调试DSP软件系统设计与调试§8.3.1DSP最小系统软件调试D10DSP软件系统设计与调试§8.3.2音频系统软件调试寄存器配置值寄存器配置值寄存器配置值POWER_CON0x000L_LN_VOL0x117R_LN_VOL0x117L_HP_VOL0x079R_HP_VOL0x079A_PATH0x010D_PATH0x0006D_INFA0x053SAM_RATE0x023D_INFA_ACT0x001表8

7、-1音频芯片寄存器配置DSP软件系统设计与调试图8-28McBSP初始化流程图DSP软件系统设计与调试§8.3.3SRAM软件调试图8-29SRAM芯片写操作时序图DSP软件系统设计与调试图8-30SRAM芯片读操作时序图DSP软件系统设计与调试图8-32数据烧写完成状态(SRAM)图8-31数据烧写过程状态(SRAM)DSP软件系统设计与调试§8.3.4FLASH软件调试图8-33FLASH芯片读操作时序图DSP软件系统设计与调试图8-34FLASH芯片写操作算法流程图DSP软件系统设计与调试图8-35

8、数据烧写过程状态(FLASH)图8-36数据烧写完成状态(FLASH)DSP软件系统设计与调试§8.3.5显示系统软件调试DSP软件系统设计与调试§8.3.6Bootloader软件调试图8-38Bootloader运行效果DSP软件系统设计与调试§8.3.7CPLD软件调试图8-39CPLD程序流程图小结1、DSP最小系统设计2、DSP扩展系统设计3、DSP系统软件设计与调试§8.4小结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。