版图实验报告.docx

版图实验报告.docx

ID:59147072

大小:175.38 KB

页数:5页

时间:2020-09-11

版图实验报告.docx_第1页
版图实验报告.docx_第2页
版图实验报告.docx_第3页
版图实验报告.docx_第4页
版图实验报告.docx_第5页
资源描述:

《版图实验报告.docx》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、版图实验报告姓名:xxxxx学号:xxxxxxx专业:xxx题目:针对IO的缓冲器版图设计参考课程教学中互连部分的有关讲解,根据下图所示,假设输出负载为5PF,单位宽长比的PMOS等效电阻为31KΩ,单位宽长比的NMOS等效电阻为13KΩ;假设栅极和漏极单位面积(um2)电容值为1fF,假设输入信号IN、EN为理想阶跃信号。与非门、或非门可直接调用LEDIT标准单元库,在此基础上,设计完成输出缓冲部分,要求从输入IN到OUT的传播延迟时间尽量短,可满足30MHz时钟频率对信号传输速度的要求(T=2TP

2、)。要求:实验报告要涵盖分析计算过程,常用于IO的三态缓冲器题目分析:由于与非门、或非门可直接调用LEDIT标准单元库,所以本设计的关键在于后级反相器的设计上(通过调整反相器版图的宽长比等),以满足题目对电路延时的要求。设计思路分析可知:由于输入信号IN和是理想的阶跃信号,所以输入的延时影响不用考虑。所以计算的重点在与非门和或非门的延时,以及输出级的延时。对于与非门,或非门的延时,由于调用的是标准单元,所以它的延时通过提取标准单元的尺寸进行估算,输出级的尺寸则根据延时的要求进行设计。计算过程:(1)全

3、局延时要求:30MHz的信号的周期为,T=33ns;全局延时Tp的取值要求,Tp

4、一级的延时。CL为后级pmos的栅极电容,由于栅极电容的量级一般在fF量级,对其延时影响有限,所以我们只计算无负载延时。(3)与非门的无负载延时:下拉网络的无负载延时:Tp下==0.319ns;上拉网络的最坏延迟时间即单管导通的延时:Tp上==0.263ns;所以与非门的最大延时Tpnand=0.319ns;(4)或非门的无负载延时:下拉网络的最大延迟即单管导通延迟:Tp下==0.106ns;上拉网络的最大延迟:Tp上==0.789ns;所以或非门的最大延时Tnor=0.789ns。可见:并联的nna

5、d与nor级的最大延时由nor的上拉网络决定,其无负载的延时为0.789ns。实际中或非门的下级负载是pmos的栅极电容,而栅极电容是比较小的,取一个适中的栅电容,150fF,得到最坏延迟为tp=1.3ns。所以输出级的延时应该小于16.7-1.3=15.4ns。输出端尺寸的确定:由于漏极电容的量级在fF量级,所以,输出的电容负载近似的认为仅有CL=5pf提供,设pmos的栅宽为W,栅长由工艺决定2um,所以上拉网络延时应该满足的关系为:我们得到W>13.7um,同理,我们得到nmos的最小栅宽为5.

6、7um。结论:我们通过计算得到了输出端nmos和pmos的最小尺寸,分别为5.7um和13.7um。其对应的栅电容很小,因此我们在前面假设的或非门的后级负载电容量是留有很大余量的;相比较标准单元,输出端的尺寸是比较小的,因此为保证较好的特性,我在实际的设计中取pmos的尺寸为最小尺寸的2倍,nmos和pmos采用相同的尺寸。结合布局,我最后选定的的nmos和pmos的栅宽为14um。版图设计:选定了pmos和nmos的栅宽14um,综合布局布线,设计版图、输入输出如下图所示。并且DRC检测没有错误。具

7、体版图见附件。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。