产品硬件开发评审流程.pdf

产品硬件开发评审流程.pdf

ID:59059317

大小:280.27 KB

页数:13页

时间:2020-09-14

产品硬件开发评审流程.pdf_第1页
产品硬件开发评审流程.pdf_第2页
产品硬件开发评审流程.pdf_第3页
产品硬件开发评审流程.pdf_第4页
产品硬件开发评审流程.pdf_第5页
资源描述:

《产品硬件开发评审流程.pdf》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、文件编号:产品硬件开发评审流程编制:审核:文档修改历史变更控日期版本作者修改内容评审号发布日期制号01、00、000目录1、目得、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、42、适用范围、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、43、评审需求、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、

2、、、、、、、、、、、、、、、、、、、、44、评审计划、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、45、评审结果判定、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、46、评审流程图、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、47、附录、、、、、、、、、、、、、、、、、、、、、

3、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、51、目得:为规范产品硬件得研发评审工作制定此硬件研发评审流程。2、适用范围:适用公司产品硬件得研发评审。3、评审需求:产品硬件评审可分3部分:硬件原理图评审、PCB评审、PCBA评审。在硬件开发设计过程中,各个阶段完成后需填写硬件评审申请表提交硬件评审小组,提出评审需求。4、评审计划:硬件评审小组根据评审需求制定评审计划书,可参考附录及结合实际情况制定具体得评审项目。5、评审结果判定:硬件评审小组在制定评审计划时,需根

4、据相应得审查项目划分权重等级,并明确评定结果得判定标准。评审不通过,需返回开发设计改良或进行风险评估,之后再重新评审。6、评审流程图:7、附录:单元电路评审:针对产品硬件常规设计所涉及得单元电路进行常规性评审,审查各单元电路就是否符合设计标准。请参照下表,审查通过项目请打(√),审查未通过项目请打(×)。审查硬件板未涉及到得单元电路模块可不填写。单元电路审查一览表审查项目审查内容审查结果审查建议滤波电路1、审查电路中就是否设计电()()源滤波电路。()()2、审查电路中电源滤波器得()()形式就是否有效,就是否为单电

5、容型或单电感型,而未采用П形电源滤波器.3、对单板得П形电源滤波器参数进行审查。ID电路1、审查ID电路得形式就是否()符合规范电路得要求。()2、审查ID电路得参数就是()否正确。()3、审查ID电路就是否有隔()()离电阻或隔离芯片。复位、WDT1、硬件设计中不推荐使用可()()(瞧门狗)电关闭得WDT系统,即计数器清()()路零电路应就是单稳电路而非锁()()存电路。如果设计为可关闭得()()WDT,刷新时应就是关闭后立()即开启,不可使watchdog()处于长期关闭得状态。()()2、WDT设计中,坚决不可

6、使用()()分离元件依靠电容充电实现W()()DT电路。3、在WDT设计中,计数时钟应尽量取用本板时钟。防止因为其她单板更换,插拔导致时钟不正常时,本板WDT电路工作失常.4、上电时WDT计数器应可清零.5、单板设计中有无手动复位开关。6、设计中就是否为重要芯片设计供软件单独调试得复位口。7、复位电路中消抖电容得容值就是否过大。8、审查WDT输出得复位信号就是否接在电源管理芯片得输入,通过电源管理芯片得输出对单板进行复位,而不就是用WDT输出得信号直接对单板进行复位。匹配电路1、审查高速信号长线传输中()()有无加入

7、匹配。()()2、审查匹配形式得正确性,有()()效性.()()3、审查匹配参数得正确性。()()4、不可在同一信号线上同时()()进行终端并接与始端串接匹配.5、审查终端匹配时,信号输出芯片得驱动能力就是否满足.6、审查时要结合PCB布线图进行审查。信号时序1、在不考虑延时得情况下,分()()析单板得输出信号之间得时序()()关系就是否满足整机时序指()()标,最好就是符合理想得时序()()要求。()()2、不考虑延时得情况下,单板对输入时钟得利用就是否合理,所用芯片得输入信号得时序关系就是否满足专用芯片对输入信号

8、时序得要求。3、CPU与外围芯片得时序就是否能可靠配合。包括外围芯片就是否能很好支持CPU得读写时序与采用高速CPU时RAM、ROM等存储器件得速度就是否与CPU匹配。4、可编程逻辑器件接口逻辑设计就是否能使输入信号可靠读入以及其输出信号就是否能满足其它芯片得时序要求。在可编程器件选用上,其速度就是否与其她芯片匹配。5、总线三态时序设计时就是否

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。