第3章存储器层次结构ppt课件.ppt

第3章存储器层次结构ppt课件.ppt

ID:59018213

大小:3.78 MB

页数:34页

时间:2020-09-26

第3章存储器层次结构ppt课件.ppt_第1页
第3章存储器层次结构ppt课件.ppt_第2页
第3章存储器层次结构ppt课件.ppt_第3页
第3章存储器层次结构ppt课件.ppt_第4页
第3章存储器层次结构ppt课件.ppt_第5页
资源描述:

《第3章存储器层次结构ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、计算机组成原理——存储器层次结构(1)2016-3-18几个基本概念1、存储器:计算机系统中的记忆设备,用来存放程序和数据。2、存储元:存储器的最小组成单位,用以存储1位二进制代码。3、存储单元:CPU访问存储器的基本单位,由若干个具有相同操作属性的存储元组成。4、单元地址:存储器中标识存储单元的唯一编号,CPU通过该编号访问相应的存储单元。5、字存储单元:存放一个字的存储单元,相应的单元地址叫字地址。6、字节存储单元:存放一个字节的存储单元,相应的单元地址叫字节地址7、按字寻址计算机:可编址的最小单位是字存储单元的计算机。8、按字节寻址计算机:可编址的最小单

2、位是字节的计算机。9、存储体:存储单元的集合,是存放二进制信息的地方计算机组成原理4第3章存储器层次结构3.1存储器概述3.1.1存储器的分类3.1.2存储器的分级3.1.3主存储器的技术指标3.2SRAM存储器3.2.1基本的静态存储元阵列3.2.2基本的SRAM逻辑结构3.2.3读/写周期波形图3.3DRAM存储器3.3.1DRAM存储位元的记忆原理3.3.2DRAM芯片的逻辑结构3.3.3读/写周期、刷新周期3.3.4存储器容量的扩充3.3.5高级的DRAM结构3.3.6DRAM主存读/写的正确性校3.4只读存储器和闪速存储器3.4.1只读存储器ROM3

3、.4.2FLASH存储器3.5并行存储器3.5.1双端口存储器3.5.2多模块交叉存储器3.6cache存储器3.6.1cache基本原理3.6.2主存与cache的地址映射3.6.3替换策略3.6.4cache的写操作策略3.6.5Pentium4的cache组织3.7虚拟存储器3.8奔腾系列的虚存组织计算机组成原理53.1存储器概述3.1.1存储器的分类(将第3章存储器层次结构-2)3.1.2存储器的层次结构(将第3章存储器层次结构-2)3.1.3主存储器的技术指标计算机组成原理63.1.3主存储器的技术指标1、几个基本概念:字存储单元:存放一个机器字的存

4、储单元,相应的单元地址叫字地址,按字编址的机器称之为字寻址计算机;字节存储单元:存放一个字节的单元,相应的地址称为字节地址,按字节编址的机器称之为字节寻址计算机;一个机器字可包含多个字节,所以一个存储单元也可包含多个能够单独编址的字节地址。计算机组成原理73.1.3主存储器的技术指标2、几个技术指标:(1)存储容量:指一个存储器中可以容纳的存储单元总数,以字节B为单位:KB、MB、GB、TB;1KB=210B1MB=220B1GB=230B1TB=240B存储容量越大,能存储的信息就越多;计算机组成原理83.1.3主存储器的技术指标(2)存取时间(又访问时间)

5、:一次读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间。通常取写操作时间等于读操作时间,故称存储器存取时间;(3)存储周期:连续启动两次读操作所需间隔的最小时间。通常,存储周期略大于存取时间,其时间单位为ns;(4)存储器带宽:单位时间里存储器所存取的信息量,用来衡量数据传输速度。通常以位/秒或字节/秒做度量单位;计算机组成原理93.2SRAM存储器3.2.1基本的静态存储元阵列3.2.2基本的SRAM逻辑结构3.2.3读/写周期波形图计算机组成原理103.2SRAM存储器主存(内部存储器)是半导体存储器,根据信息存储的机理不同分为两类:静态读写

6、存储器(SRAM):存取速度快,一般用作cache。动态读写存储器(DRAM):存储容量大,一般用作主存。计算机组成原理113.2.1基本的静态存储元阵列1、存储位元:一个锁存器(双稳态触发器),供电时可无限期保存数据(0或1),断电则数据丢失;2、三组信号线:(1)地址线:经地址译码器接每个存储单元的选择线(行线),从而打开存储元的输入与非门,有数据输入时,锁存器记忆输入数据;A0-A5,可指定26=64个存储单元(2)数据线:I/O0,I/O1,I/O2,I/O3,根数等于机器字长;总存储位元64*4=256;(3)控制线:R/W,控制读写操作;读写不会同

7、时发生。计算机组成原理123.2.1基本的静态存储元阵列3、基本的静态存储元阵列存储位元三组信号线地址线行线数据线控制线计算机组成原理133.2.2基本的SRAM逻辑结构SRAM芯片大多采用双译码方式,以便组织更大的存储容量。采用了二级译码:将地址分成x向、y向两部分。计算机组成原理143.2.2基本的SRAM逻辑结构结构分析:A0~A7为行地址译码线:输出256行;A8~A14为列地址译码线:输出128行;存储器数据宽度:8位存储容量(32K×8位):256行×128列×8位=28行×27列×8位=215个(存储单元)×8位=32K×8位计算机组成原理153

8、.2.2基本的SRAM逻辑结构片选信号

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。